[发明专利]一种可级联的多通道DDS信号发生器有效
申请号: | 201210232956.5 | 申请日: | 2012-07-06 |
公开(公告)号: | CN102739202A | 公开(公告)日: | 2012-10-17 |
发明(设计)人: | 刘科;田书林;肖寅东;郭广坤;黄建国;王厚军;刘娟 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03K3/02 | 分类号: | H03K3/02 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 温利平 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 级联 通道 dds 信号发生器 | ||
1.一种可级联的多通道DDS信号发生器,包括n个通道以及时钟发生器,每个通道又包括一地址发生单元、波形存储器、数模转换器(ADC)以及模拟通道,地址发生单元在数据时钟控制下产生地址,波形存储器根据地址在数据时钟控制下读取波形数据读取,数模转换器在采样时钟控制下读取的波形数据进行数模转换,数模转换得到的信号经过模拟电路滤波以及波形处理后得到所需的波形;
其特征在于,所述的时钟发生器包括:
一采样时钟产生模块,用于产生内部采样时钟,并分为两路,一路作为内部采样时钟输出,另一路送入采样时钟选择模块;
一采样时钟选择模块,用于选择外部采样时钟或内部采样时钟作为采样时钟;
一采样时钟分配模块,用于将采样时钟分为n+1路,其中n路作为采样时钟分别输入n个通道中同步数模转换器,剩下的一路送入数据时钟产生模块;
一数据时钟产生模块,用于对采样时钟进行分频,产生内部数据时钟,并分为两路,一路作为内部数据时钟输出,另一路送入数据时钟选择模块;
一数据时钟选择模块,用于选择外部数据时钟或内部数据时钟作为数据时钟;
一数据时钟分配模块,用于将数据时钟分为n路,分别作为数据时钟输入n个通道中同步地址发生单元、波形存储器。
2.根据权利要求1所述的多通道DDS信号发生器,其特征在于,所述的时钟发生器还包括:
一参考时钟选择模块,用于选择内部参考时钟或外部参考时钟作为采样时钟产生模块的参考时钟。
3.根据权利要求1所述的多通道DDS信号发生器,其特征在于,在级联使用时,主设备的可级联的多通道DDS信号发生器的内部采样时钟输出连接到自身的外部采样时钟输入端和从设备的可级联的多通道DDS信号发生器的外部采样时钟输入端,主设备的可级联的多通道DDS信号发生器的数据同步时钟输出连接到自身的数据时钟输入端和从设备的可级联的多通道DDS信号发生器的数据时钟输入,主设备、从设备的可级联的多通道DDS信号发生器时钟发生器中的采样时钟选择模块均选择外部采样时钟、数据时钟选择模块均选择外部数据时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210232956.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:交流功率测量装置
- 下一篇:高速铁路扣件系统复合垫板的生产工艺