[发明专利]一种CMOS器件及其制作方法无效
| 申请号: | 201210175119.3 | 申请日: | 2012-05-31 |
| 公开(公告)号: | CN102664166A | 公开(公告)日: | 2012-09-12 |
| 发明(设计)人: | 姜海涛;狄增峰;卞建涛;薛忠营;魏星;张苗;王曦 | 申请(专利权)人: | 中国科学院上海微系统与信息技术研究所 |
| 主分类号: | H01L21/8238 | 分类号: | H01L21/8238;H01L27/092 |
| 代理公司: | 上海光华专利事务所 31219 | 代理人: | 李仪萍 |
| 地址: | 200050 *** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 cmos 器件 及其 制作方法 | ||
1.一种CMOS器件的制作方法,其特征在于,所述制作方法至少包括步骤:
1)提供一Si衬底,并于所述Si衬底上形成具有第一厚度的SiO2层;
2)刻蚀所述SiO2层及Si衬底,形成至少一个达到第一深度的第一凹槽;并刻蚀所述SiO2层及Si衬底,形成至少一个达到第二深度的第二凹槽,且所述第二深度大于所述第一深度;
3)于所述第一凹槽及第二凹槽内形成Ge层,且使所述第一凹槽内的Ge层的上表面高于所述Si衬底的上表面,所述第二凹槽内的Ge层的上表面低于所述Si衬底的上表面;
4)于所述Ge层表面形成止刻层;
5)于所述止刻层表面形成Ⅲ-Ⅴ族半导体层,且使所述第二凹槽内的Ⅲ-Ⅴ族半导体层的上表面高于所述第一凹槽内的Ge层的上表面;
6)刻蚀上述所得结构的表面直至露出所述第一凹槽内的Ge层,并使所述Ge层、SiO2层及Ⅲ-Ⅴ族半导体层的上表面处于同一平面;
7)于所述Ge层制备PMOS器件,于所述Ⅲ-Ⅴ族半导体层制备NMOS器件。
2.根据权利要求1所述的CMOS器件的制作方法,其特征在于:采用选择性外延技术形成所述Ge层、止刻层以及Ⅲ-Ⅴ族半导体层。
3.根据权利要求1所述的CMOS器件的制作方法,其特征在于:所述Ⅲ-Ⅴ族半导体层的材料为GaN、GaP、GaAs、GaSb、AlN、AlP、AlAs、AlSb、InN、InP、InAs、InSb或上述材料的任意组合。
4.根据权利要求3所述的CMOS器件的制作方法,其特征在于:所述止刻层为SixGeyCzSn(1-x-y-z)层、组分不同于所述Ⅲ-Ⅴ族半导体层的第二Ⅲ-Ⅴ族半导体层、B或P掺杂的SiGe层、B或P掺杂的Ⅲ-Ⅴ族半导体层。
5.根据权利要求1所述的CMOS器件的制作方法,其特征在于:所述步骤6)中,先采用选择性腐蚀技术刻蚀上述所得结构的表面至所述第一凹槽内的止刻层,然后继续刻蚀直至露出所述第一凹槽内的Ge层,并使所述Ge层、SiO2层及Ⅲ-Ⅴ族半导体层的表面处于同一平面。
6.根据权利要求1所述的CMOS器件的制作方法,其特征在于:所述步骤6)还包括采用机械化学抛光法对所述Ge层、SiO2层及Ⅲ-Ⅴ族半导体层表面进行抛光的步骤。
7.根据权利要求1所述的CMOS器件的制作方法,其特征在于:所述步骤7)至少包括步骤:
7-1)对所述Ge层进行N型导电类型离子注入形成N阱,对所述Ⅲ-Ⅴ族半导体层进行P型导电类型离子注入形成P阱;
7-2)于所述Ge层表面及Ⅲ-Ⅴ族半导体层表面制作栅区结构;
7-3)对所述Ge层进行P型导电类型离子注入以在所述栅区结构两侧形成PMOS管的源区及漏区;
7-4)对所述Ⅲ-Ⅴ族半导体层进行N型导电类型离子注入以在所述栅区结构两侧形成NMOS管的源区及漏区;
7-5)制备PMOS管及NMOS管的源电极及漏电极。
8.一种依据权利要求1~7任意一项所述的CMOS器件的制作方法所制作的CMOS器件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210175119.3/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





