[发明专利]时钟信号转换方法和装置有效
申请号: | 201210149979.X | 申请日: | 2012-05-15 |
公开(公告)号: | CN103427825B | 公开(公告)日: | 2017-03-15 |
发明(设计)人: | 廖健生 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京安信方达知识产权代理有限公司11262 | 代理人: | 龙洪 |
地址: | 518083 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 转换 方法 装置 | ||
技术领域
本发明涉及信号转换技术领域,尤其涉及一种时钟信号转换方法和装置。
背景技术
高速串行数据传输时需要使用时钟与数据恢复系统。时钟与数据恢复系统广泛使用各种时钟信号恢复传输数据,如两相(相位相差180度)或四相(相位为0度、90度、180度、270度)时钟信号。因此,时钟信号质量的好坏直接影响到传输性能。在高速解串行系统中经常使用相位相差180度的两相时钟信号。在其他一些时钟与数据恢复系统中,甚至需要使用更多相的时钟信号。对于多相时钟信号,一般采用其上升沿和下降沿恢复数据,所以通常要求时钟能满足50%占空比的要求,以提高系统性能。
CML(current mode logic,电流模逻辑)电路由于其摆幅小、速度快,已被广泛应用到时钟与数据恢复系统中,但对于相对低速的部分数据,系统往往希望采用CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)逻辑电路,以减小电路的静态功耗。现有技术虽然可以将CML信号转换为CMOS信号,但在转换完成后,却不能产生系统需要的50%占空比的多相正交信号,从而不能有效降低电路的静态功耗。
发明内容
本发明的目的在于,提供一种时钟信号转换方法和装置,以解决现有技术将CML信号转换为CMOS信号后,不能获得高质量的多相正交信号的技术问题。
本发明通过以下技术方案解决上述技术问题:
一种时钟信号转换方法,包括以下步骤:
电平移动电路收到电流模逻辑CML差分信号时,对其进行电平移动,并将经过电平移动的CML差分信号输入电平转换电路;
上述电平转换电路根据收到的CML差分信号,产生多相正交时钟信号。
上述电平转换电路根据收到的CML差分信号,产生多相正交时钟信号步骤包括:
上述电平转换电路接收经过电平移动的CML差分信号,将其放大,然后输出相位相差180度的第一互补金属氧化物半导体CMOS时钟信号和第二CMOS时钟信号;
上述第一占空比调整电路接收上述第一CMOS时钟信号,产生相位分别为0度和180度的时钟信号;
上述第二占空比调整电路接收上述第二CMOS时钟信号,产生相位分别为90度和270度的时钟信号。
根据优选实施例,上述电平移动电路中包括两个由N型金属氧化物半导体NMOS管和电流源串接而成的电平移动模块;
上述电平转换电路中包括交叉耦合的第一P型金属氧化物半导体PMOS管和第二PMOS管,还包括接收输入信号的第一NMOS管和第二NMOS管;
上述第一占空比调整电路由第一二分频器、第一反相器、第一驱动反相器、第二二分频器、第二反相器及第二驱动反相器顺序串接而成;
上述第二占空比调整电路由第三二分频器、第三反相器、第三驱动反相器、第四二分频器、第四反相器及第四驱动反相器顺序串接而成。
根据优选实施例,上述电平移动电路收到电流模逻辑CML差分信号时,对其进行电平移动,并将经过电平移动的CML差分信号输入电平转换电路步骤包括:
上述电平移动电路通过第一电平移动模块对收到的原始CML差分信号中的第一CML信号进行电平移动,通过第二电平移动模块对所述原始CML差分信号中的第二CML信号进行电平移动,使上述第一CML信号和第二CML信号的电平达到上述电平转换电路的最佳工作电平;
然后上述第一电平移动模块和第二电平移动模块将各自处理的经过电平移动的信号输入上述电平转换电路。
根据优选实施例,上述电平转换电路接收经过电平移动的CML差分信号,将其放大,然后输出相位相差180度的第一CMOS时钟信号和第二CMOS时钟信号步骤包括:
上述电平转换电路通过上述第一NMOS管接收经过电平移动的第一CML信号,并将其输入上述第一PMOS管中;通过上述第二NMOS管接收经过电平移动的第二CML信号,并将其输入上述第二PMOS管中;
上述第一PMOS管对收到的信号进行放大,然后输出上述第一CMOS时钟信号;
上述第二PMOS管对收到的信号进行放大,然后输出上述第二CMOS时钟信号。
上述第一占空比调整电路接收上述第一CMOS时钟信号,产生相位分别为0度和180度的时钟信号步骤包括:
上述第一二分频器接收上述第一CMOS时钟信号,产生第一驱动信号CK2,并将上述第一驱动信号CK2输入上述第一反相器中;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210149979.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:检测射频拉远单元链路异常的方法及射频拉远单元
- 下一篇:空温式气化器换热结构