[发明专利]一种具有绝缘层隔离超结结构肖特基半导体装置及其制备方法无效
| 申请号: | 201210106649.2 | 申请日: | 2012-04-01 |
| 公开(公告)号: | CN103367462A | 公开(公告)日: | 2013-10-23 |
| 发明(设计)人: | 朱江 | 申请(专利权)人: | 朱江 |
| 主分类号: | H01L29/872 | 分类号: | H01L29/872;H01L29/06;H01L21/329 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 113200 辽*** | 国省代码: | 辽宁;21 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 具有 绝缘 隔离 结构 肖特基 半导体 装置 及其 制备 方法 | ||
技术领域
本发明涉及到一种具有绝缘层隔离超结结构肖特基半导体装置,本发明还涉及一种具有绝缘层隔离超结结构肖特基半导体装置的制备方法。
背景技术
功率半导体器件被大量使用在电源管理和电源应用上,特别涉及到超结结构和肖特基结构的半导体器件已成为器件发展的重要趋势,肖特基器件具有正向开启电压低开启关断速度快等优点,同时肖特基器件也具有反向漏电流大,不能被应用于高压环境等缺点。
肖特基二极管可以通过多种不同的布局技术制造,传统的沟槽型肖特基二极管的制造工艺需要较多次的掩膜版和制造步骤,同时传统的沟槽型肖特基二极管具有较高的导通电阻和反向漏电流特性。
发明内容
本发明针对上述问题提出,提供一种具有绝缘层隔离超结结构肖特基半导体装置及其制备方法。
一种具有绝缘层隔离超结结构肖特基半导体装置,其特征在于:包括:多个沟槽,位于半导体材料表面;绝缘介质,位于沟槽内;第一导电半导体材料,临靠沟槽侧壁,位于沟槽之间半导体材料的边缘区域;第二导电半导体材料,临靠第一半导体材料,位于沟槽之间半导体材料的中心区域;肖特基势垒结,位于沟槽之间半导体材料表面。其中所述的肖特基势垒结可以位于第一导电半导体材料表面或第二导电半导体材料表面,也可以同时位于第一导电半导体材料和第二导电半导体材料表面。
所述的一种具有绝缘层隔离超结结构肖特基半导体装置的制备方法,其特征在于:包括如下步骤:在半导体材料衬底上的半导体材料漂移层的表面形成一种绝缘介质;进行光刻腐蚀工艺,半导体材料表面去除部分绝缘介质,然后刻蚀去除部分裸露半导体材料形成沟槽;对沟槽侧壁注入导电类型杂质,然后进行退火;在沟槽内形成绝缘介质;腐蚀去除表面绝缘介质;在半导体材料表面淀积势垒金属,进行烧结形成肖特基势垒结。
所述的一种具有绝缘层隔离超结结构肖特基半导体装置的第二种制备方法,其特征在于:包括如下步骤:在半导体材料衬底上的半导体材料漂移层的表面形成一种绝缘介质;进行光刻腐蚀工艺,半导体材料表面去除部分绝缘介质,然后刻蚀去除部分裸露半导体材料形成沟槽;在沟槽内壁淀积第一导电半导体材料;在沟槽内形成绝缘介质,腐蚀去除表面绝缘介质;在半导体材料表面淀积势垒金属,进行烧结形成肖特基势垒结。
本发明的具有绝缘层隔离超结结构肖特基半导体装置,通过沟槽结构,可以实现较深的条状半导体材料;当器件接反向偏压时,条状的第二导电半导体材料和条状的第一导电半导体材料形成电荷补偿,形成超结结构,改变漂移区的电场强度分布,形成平坦的电场强度分布曲线,从而提高了器件的反向击穿电压,或者可以认为提高了漂移区的杂质的掺杂浓度,极大的降低器件的正向导通电阻,改善器件的正向导通特性。
附图说明
图1为本发明的具有绝缘层隔离超结结构肖特基半导体装置的一种剖面示意图。
图2为本发明的具有绝缘层隔离超结结构肖特基半导体装置的一种剖面示意图。
其中,
1、衬底层;
2、N型半导体硅材料;
3、P型半导体硅材料;
4、二氧化硅;
5、肖特基势垒结;
10、上表面金属层;
11、下表面金属层。
具体实施方式
实施例1
图1为本发明的一种具有绝缘层隔离超结结构肖特基半导体装置,下面结合图1详细说明本发明的半导体装置。
一种具有绝缘层隔离超结结构肖特基半导体装置,包括:衬底层1,为N导电类型半导体硅材料,磷原子的掺杂浓度为1E19/CM3,在衬底层1下表面,通过下表面金属层11引出电极;N型半导体硅材料2,位于衬底层1之上,为N传导类型的半导体硅材料,磷原子的掺杂浓度为1E16/CM3;P型半导体硅材料3,位于N型半导体硅材料2和二氧化硅4之间,为P传导类型的半导体硅材料,硼原子的掺杂浓度为1E16/CM3;肖特基势垒结5,位于N型半导体硅材料2上表面,为半导体硅材料与势垒金属形成的硅化物;器件上表面附有上表面金属层10,为器件引出另一电极。
其制作工艺包括如下步骤:
第一步,在具有N型衬底层1的N型半导体硅材料2的表面,进行热氧化工艺,形成热氧化氧化层;
第二步,进行光刻腐蚀工艺,半导体材料表面去除部分热氧化氧化层,然后刻蚀去除部分裸露半导体硅材料形成沟槽;
第三步,对沟槽侧壁注入硼杂质,然后进行退火,形成P型半导体硅材料3;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于朱江,未经朱江许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210106649.2/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类





