[发明专利]用于存储器电路测试引擎的通用地址加扰器有效
申请号: | 201180075942.0 | 申请日: | 2011-12-28 |
公开(公告)号: | CN104081465B | 公开(公告)日: | 2020-05-19 |
发明(设计)人: | D.科布拉;D.齐默曼;V.纳塔拉简 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G11C29/18 | 分类号: | G11C29/18 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;姜甜 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储器 电路 测试 引擎 通用 地址 加扰器 | ||
1.一种存储装置,包括:
存储器堆叠,包括耦合的存储元件中的一个或多个;
内置自测试电路,所述内置自测试电路包括通用可编程地址加扰器用于所述存储元件的逻辑地址到物理地址的映射;以及
一个或多个寄存器,用于为所述通用可编程地址加扰器保存编程值,
其中所述通用可编程地址加扰器包括多个级,其中所述多个级中的第一级包括第一多个复用器以接收逻辑地址,所述第一级将所述逻辑地址中的多个元件重映射以产生第一多个值。
2.如权利要求1所述的存储装置,其中,所述一个或多个寄存器要为特定存储元件保存值以对所述通用可编程地址加扰器进行编程。
3.如权利要求1所述的存储装置,其中,所述一个或多个寄存器包括第一组编程值作为所述第一多个复用器的选择值。
4.如权利要求1所述的存储装置,其中,所述多个级中的第二级包括第二多个复用器以接收所述第一多个值的值,所述第二多个复用器要被编程以执行逻辑门的功能。
5.如权利要求4所述的存储装置,其中,所述寄存器包括所述第二多个复用器中的每个的多个查找值。
6.如权利要求4所述的存储装置,其中,所述多个级中的第三级包括第三组复用器,所述第三组复用器中的每一个是可切换的以将所述第二多个复用器的操作旁路。
7.一种存储装置的逻辑元件,包括:
所述存储装置的存储器堆叠的存储器控制器;
内置自测试电路,所述内置自测试电路包括通用可编程地址加扰器用于所述存储器堆叠的逻辑地址到物理地址的映射;以及
配置寄存器,用于为所述通用可编程地址加扰器保存编程值,
其中,所述通用可编程地址加扰器包括多个级,
其中,所述多个级中的第一级包括第一多个复用器以接收逻辑地址,所述第一级将所述逻辑地址中的多个元件重映射以产生第一多个值。
8.如权利要求7所述的逻辑元件,其中,所述多个级中的第二级包括第二多个复用器以接收所述第一多个值的值,所述第二多个复用器要被编程以执行逻辑门的功能。
9.如权利要求8所述的逻辑元件,其中,所述多个级中的第三级包括第三组复用器,所述第三组复用器中的每一个是可切换的以将所述第二多个复用器的操作旁路。
10.一种电子系统,包括:
总线,用于连接所述系统的元件;
与所述总线耦合的处理器,用于为所述系统处理数据;
传送数据的传送器、接收数据的接收器或者二者;
用于数据传送、数据接收或者二者的全向天线;以及
耦合到所述总线的存储器,用于保存数据用于由所述处理器处理,所述存储器包括堆叠存储装置,所述堆叠存储装置包括:
存储器堆叠,包括耦合的存储元件中的一个或多个,
内置自测试电路,所述内置自测试电路包括通用可编程地址加扰器用于所述存储元件的逻辑地址到物理地址的映射;以及
一个或多个寄存器,用于为所述通用可编程地址加扰器保存编程值,
其中所述通用可编程地址加扰器包括多个级,其中所述多个级中的第一级包括第一多个复用器以接收逻辑地址,所述第一级将所述逻辑地址中的多个元件重映射以产生第一多个值。
11.如权利要求10所述系统,其中,所述一个或多个寄存器要为特定存储元件保存值以对所述通用可编程地址加扰器进行编程。
12.如权利要求10所述系统,其中,所述一个或多个寄存器包括第一组编程值作为所述第一多个复用器的选择值。
13.如权利要求10所述系统,其中,所述多个级中的第二级包括第二多个复用器以接收所述第一多个值的值,所述第二多个复用器要被编程以执行逻辑门的功能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180075942.0/1.html,转载请声明来源钻瓜专利网。