[发明专利]DMA控制器以及数据读出装置无效
申请号: | 201180045340.0 | 申请日: | 2011-01-26 |
公开(公告)号: | CN103119573A | 公开(公告)日: | 2013-05-22 |
发明(设计)人: | 中田成宪;久代纪之;伊藤善朗;小泉吉秋 | 申请(专利权)人: | 三菱电机株式会社 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 金光华 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | dma 控制器 以及 数据 读出 装置 | ||
技术领域
本发明涉及利用了DMA(Direct Memory Access,直接存储器存取)控制器的从可读写的存储介质读出数据的技术。
背景技术
例如,在将闪存作为存储介质而利用的设备的CPU中,需要适宜地进行确定该闪存的存储器区域中的期望的数据的储存场所(物理地址)的处理。但是,在存储器区域大的情况等,检索数据时的CPU的负担增大。因此,已知还有如在专利文献1等中公开那样的使DMA控制器执行数据的读出而减轻CPU的负荷的方法。
在该情况下,CPU对DMA控制器所具备的读出开始地址寄存器和读出数据尺寸寄存器,分别设置开始读出的地址(读出开始地址)和所读出的数据尺寸(例如,字节单位)。DMA控制器如果从所指定的读出开始地址读出所指定的字节数的数据,则输出中断信号,结束数据的读出动作。
如果输出了上述中断信号,则CPU检查所读出的数据是否为期望的数据。然后,在并非期望的数据的情况下,CPU更新读出开始地址寄存器的值,再次起动DMA控制器,进行数据的读出动作。之后,直至发现期望的数据为止,CPU重复进行上述控制。
专利文献1:日本特开2005-100247号公报
发明内容
在上述情况下,如果直至发现期望的数据为止频繁地发生CPU和DMA控制器的互换,则CPU的负荷增大,该设备整体的性能有可能降低。相对于此,如果对读出数据尺寸寄存器预先设置大的值,则能够降低CPU针对DMA控制器的指令频度、即干预次数,但会大量地读出期望的数据以外的数据,效率不佳。
本发明的目的在于提供一种不会增大CPU的负荷而能够高效地从可读写的存储介质读出数据的DMA控制器等。
为了达到上述目的,本发明的第一观点的DMA控制器是从能读写的存储介质读出数据的DMA控制器,具备:
读出开始地址寄存器,储存开始读出的读出开始地址;
读出数据尺寸寄存器,储存一个读出处理中读出的数据的尺寸;
偏移值寄存器,储存用于在所述一个读出处理结束之后更新所述读出开始地址的偏移值;
重复上限值寄存器,储存所述一个读出处理的重复次数的上限值;
重复计数寄存器,储存所述一个读出处理的重复次数;以及
结束通知单元,在该重复计数寄存器的储存值达到了所述重复上限值寄存器的储存值的情况下,输出表示该DMA控制器的处理结束了的意思的规定的中断信号。
本发明的第二观点的数据读出装置包括CPU、第一DMA控制器、第二DMA控制器、外部存储器、外部存储器接口、第一内部存储器以及第二内部存储器,其中,
所述CPU在所述第一内部存储器中储存规定数量的由开始读出的读出开始地址和在一个读出处理中读出的数据的尺寸构成的命令参数的组,
所述第一DMA控制器从所述第一内部存储器依次取得所述命令参数的组,使所述外部存储器接口执行基于该命令参数的组的一个读出处理,
所述外部存储器接口将通过所述一个读出处理从所述外部存储器读出的数据传送到所述第二DMA控制器,
所述第二DMA控制器将从所述外部存储器接口传送的数据依次写入到所述第二内部存储器,并且判断所述传送的数据是否与预先由CPU指定的数据一致,在一致的情况下输出表示所述第一DMA控制器以及该第二DMA控制器的处理结束了的意思的规定的中断信号,
当输出了所述中断信号时,所述CPU访问所述第二内部存储器,检索所述指定的数据。
根据本发明,每当一个读出处理结束时,自动地更新读出开始地址,所以实现数据读出的高效化。
附图说明
图1是示出具备本发明的实施方式1的DMA控制器的数据读出装置的结构的框图。
图2是示出实施方式1的DMA控制器的结构的框图。
图3是示出实施方式1的数据读出处理的过程的流程图。
图4是用于说明实施方式1中的读出开始地址的更新的图。
图5是示出本发明的实施方式2的DMA控制器的结构的框图。
图6是示出实施方式2的数据读出处理的过程的流程图。
图7是示出本发明的实施方式3的数据读出装置的结构的框图。
图8是用于说明实施方式3中的第一内部存储器中储存的命令参数的组的图。
图9是用于说明实施方式3中的利用外部存储器接口的数据的读出方式的图。
图10是用于说明实施方式3中的第二内部存储器的图。
图11是示出实施方式3的数据读出处理的过程的流程图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201180045340.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于Web的电子签名文档
- 下一篇:用于管理虚拟带库域的系统和方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置