[发明专利]一种FPGA动态加载配置文件的方法有效

专利信息
申请号: 201110454063.0 申请日: 2011-12-30
公开(公告)号: CN102521065A 公开(公告)日: 2012-06-27
发明(设计)人: 郭智华 申请(专利权)人: 四川九洲电器集团有限责任公司
主分类号: G06F11/07 分类号: G06F11/07
代理公司: 成都九鼎天元知识产权代理有限公司 51214 代理人: 李晶
地址: 621000 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 fpga 动态 加载 配置文件 方法
【权利要求书】:

1.一种FPGA动态加载配置文件的方法,其特征在于,将FPGA的Hardwarerst端口与PROG_B端口等电压连接,所述Hardwarerst端口为FPGA的一个闲置的I/O端口,所述PROG_B端口的电平状态决定FPGA是否重新加载配置文件;DSP通过控制所述Hardwarerst端口的输出信号来控制PROG_B端口的状态,在平台上电时,DSP控制FPGA加载配置文件,并控制FPGA进行自检,并根据FPGA的自检结果一旦发现FPGA工作异常则控制FPGA重新加载配置文件。

2.如权利要求1所述的FPGA动态加载配置文件的方法,其特征在于,在平台运行过程中出现工作异常时,在平台不断电的情况下通过外部接口控制FPGA重新加载配置文件实现平台的系统复位。

3.如权利要求1所述的FPGA动态加载配置文件的方法,其特征在于,预设掉电不丢失变量Hardwarerstcnt,初始化时置0;平台上电时,DSP将先控制FPGA进行配置文件的加载;DSP开始工作后,读取Hardwarerstcnt的值,如果Hardwarerstcnt为0,则将Hardwarerstcnt加1并保存,并再判断Hardwarerstcnt是否大于3,如果不大于3,则再控制FPGA的Hardwarerst的输出信号为低,控制FPGA清除其加载的配置文件并进行重新加载;加载完成后,DSP将复位重新工作;当所述Hardwarerstcnt不为0时,DSP控制FPGA进行自检;DSP读取该自检结果,并根据该自检结果检测FPGA工作是否异常,如果发现FPGA工作异常,则再次将Hardwarerstcnt加1并保存,如果Hardwarerstcnt不大于3,则再控制FPGA的Hardwarerst的输出信号为低;如果Hardwarerstcnt大于3或是FPGA的自检结果正常时,DSP将上报FPGA的自检结果,并将Hardwarerst置0并保存,平台上电过程结束。

4.如权利要求1所述的FPGA动态加载配置文件的方法,其特征在于,所述Hardwarerst端口和PROG_B端口之间通过一个0欧电阻连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川九洲电器集团有限责任公司,未经四川九洲电器集团有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110454063.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top