[发明专利]一种校正RC时间常数的电路及滤波器无效
申请号: | 201110422365.X | 申请日: | 2011-12-16 |
公开(公告)号: | CN103166630A | 公开(公告)日: | 2013-06-19 |
发明(设计)人: | 褚晓峰;戚建烨;陈世超 | 申请(专利权)人: | 国民技术股份有限公司 |
主分类号: | H03L1/00 | 分类号: | H03L1/00;H03H1/02 |
代理公司: | 深圳鼎合诚知识产权代理有限公司 44281 | 代理人: | 薛祥辉 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 校正 rc 时间常数 电路 滤波器 | ||
1.一种校正RC时间常数的电路,包括待校正的RC单元以及用于校准的校正单元,所述RC单元包括电阻、可调电容、比较器以及第一信号控制开关、第二信号控制开关,其中,所述电阻的一端接地,另一端与所述比较器的一路输入端连接并引出第一校正控制点;所述可调电容的一端接地,另一端与所述比较器的另一路输入端连接;所述第一信号控制开关与所述可调电容并联连接;所述第二信号控制开关一端连接所述可调电容的非接地端,另一端引出第二校正控制点;其特征在于,所述校正单元为共源共栅电流镜电路,其中,所述共源共栅电流镜电路的电流输入端连接所述第一校正控制点,所述共源共栅电路的电流输出端连接所述第二校正控制点。
2.根据权利要求1所述的电路,其特征在于,所述共源共栅电流镜电路包括四个CMOS晶体管,分别为第一CMOS晶体管、第二CMOS晶体管、第三CMOS晶体管以及第四CMOS晶体管;其中,所述第一CMOS晶体管的源极连接供电电压,漏极连接所述第二CMOS晶体管的源极,栅极连接所述第三CMOS晶体管的栅极;所述第二CMOS晶体管的漏极连接所述第一校正控制点,栅极连接所述第四CMOS晶体管的栅极;所述第三CMOS晶体管的源极连接供电电压,漏极连接所述第四CMOS晶体管的源极;所述第四CMOS晶体管的漏极连接所述第二校正控制点。
3.根据权利要求1所述的电路,其特征在于,所述校正单元还包括偏置电路,所述偏置电路连接所述共源共栅电流镜,用于稳定所述共源共栅电流镜的静态工作点。
4.根据权利要求2所述的电路,其特征在于,所述校正单元还包括偏置电路,所述偏置电路连接所述共源共栅电流镜,用于稳定所述共源共栅电流镜的静态工作点。
5.根据权利要求4所述的电路,其特征在于,所述偏置电路包括两个CMOS晶体管,分别为第五CMOS晶体管和第六CMOS晶体管,其中,第五CMOS晶体管的源极连接供电电压,漏极与所述第六CMOS晶体管的源极连接,栅极与所述第一CMOS晶体管的栅极相连;所述第六CMOS晶体管的漏极接地,栅极与所述第二CMOS晶体管的栅极相连。
6.根据权利要求1-5任一项所述的电路,其特征在于,所述RC单元还包括有寄存器;所述寄存器用于接收并暂存所述比较器的比较结果,并反馈输出到所述可调电容的控制端控制改变电容值。
7.根据权利要求6所述的电路,其特征在于,所述寄存器为五位寄存器。
8.一种校正电阻电容时间常数的滤波器,包括电阻、可调电容组成的网络电路以及运算放大器,其中,所述电阻、可调电容组成的网络电路用于滤除干扰信号,所述运算放大器接收并放大所述电阻、可调电容组成的网络电路的输出信号;其特征在于,所述网络电路包括有权利要求1-7任一项所述的电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国民技术股份有限公司,未经国民技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110422365.X/1.html,转载请声明来源钻瓜专利网。