[发明专利]一种基于数字延迟锁相环的数字脉宽调制器无效

专利信息
申请号: 201110361832.2 申请日: 2011-11-16
公开(公告)号: CN102394643A 公开(公告)日: 2012-03-28
发明(设计)人: 徐申;王青;梁雷;孙伟锋;陆生礼;时龙兴 申请(专利权)人: 东南大学
主分类号: H03L7/18 分类号: H03L7/18;H03L7/099
代理公司: 南京天翼专利代理有限责任公司 32112 代理人: 汤志武
地址: 214135 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 数字 延迟 锁相环 脉宽调制
【权利要求书】:

1.一种基于数字延迟锁相环的数字脉宽调制器,包括分频电路、DLL振荡环电路、清零信号产生电路和PWM输出逻辑电路,其特征是:

分频电路包括计数器和比较器,计数器的时钟信号输入端与系统时钟相连、计数器的复位信号输入端与系统复位信号相连,计数器的输出与比较器的一个输入端连接,比较器的另一个输入端接地;

清零信号产生电路包括比较器、选择器和一个二输入与门,比较器的一个输入端连接分频电路中计数器的输出,比较器的另一个输入端连接输入占空比命令信号的高位,选择器的控制信号输入端连接输入占空比命令信号的低位,系统时钟连接选择器的其中一个选择信号输入端,比较器及选择器的输出分别连接二输入与门的两个输入端;

PWM输出逻辑电路包括一个D触发器和一个二输入与门,D触发器的时钟端连接分频电路中比较器的输出端,D触发器的复位端连接二输入与门的输出端,D触发器的D输入端连接电源VDD,二输入与门的两个输入端分别连接系统复位信号及清零信号产生电路中二输入与门的输出端,D触发器的输出端为PWM输出逻辑电路的输出,即是系统的可调脉宽波形输出;

DLL振荡环电路包括控制电路、振荡电路和清零电路,其中:

控制电路包括D触发器、误差处理电路、控制信号输出逻辑、比较器和计数器,D触发器的数据输入端口与系统时钟相连,D触发器的输出与误差处理电路的误差输入端相连,误差处理电路的使能端与比较器的输出以及计数器的使能端连接在一起,误差处理电路的两个命令信号输出与控制信号输出逻辑连接,计数器的时钟输入端与系统时钟相连,计数器的输出与比较器的一个输入端连接,比较器的另一个输入端连接二进制码“11111”;

振荡电路由多级PDU首尾相连组成,即前一级PDU的输出连接后一级PDU的输入,最后一级PDU的输出连接控制电路中D触发器的时钟信号输入端口,其余各级PDU的输出分别连接清零信号产生电路中选择器的各选择信号输入端,PDU的级数确定规则是:假设输入占空比命令信号宽度为m,分频电路中计数器的位数为n,那么PDU的级数为2(m-n)并且与控制电路中控制信号输出逻辑的输出端数量一致并对应,各级PDU内均设有延迟线电路、延迟信号选择器和D触发器,结构相同:延迟线电路的多路输出与延迟信号选择器的信号输入端口对应连接,延迟信号选择电路的控制信号输入端口与控制电路中控制信号输出逻辑的相应输出相连,延迟信号选择电路的输出与D触发器的时钟端口相连,除首级PDU中的延迟线电路的输入与系统时钟相连外,以后各级PDU中的延迟线电路的输入均与前一级PDU中的D触发器的输出连接,各级PDU中的D触发器的输出端即是本级PDU的输出端;

清零电路设有与振荡电路中PDU个数相等的二输入或门,所有二输入或门的一个输入端都连接系统复位信号,所有二输入或门的另外一个输入端分别对应连接振荡电路中各级PDU的输出端,所有二输入或门的输出连接到对应的PDU中D触发器的清零端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201110361832.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top