[发明专利]一种应用于快闪存储器中的动态LDPC纠错码方法有效
申请号: | 201110359441.7 | 申请日: | 2011-11-14 |
公开(公告)号: | CN102394113A | 公开(公告)日: | 2012-03-28 |
发明(设计)人: | 王雪强;潘立阳;周润德 | 申请(专利权)人: | 清华大学 |
主分类号: | G11C29/42 | 分类号: | G11C29/42;G11B20/18 |
代理公司: | 北京众合诚成知识产权代理有限公司 11246 | 代理人: | 朱琨 |
地址: | 100084 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 闪存 中的 动态 ldpc 纠错码 方法 | ||
1.一种应用于快闪存储器中的动态LDPC纠错码方法,其特征在于,它包括以下步骤:
1)NAND型快闪存储器使用LDPC码作为其纠错码,NAND型快闪存储器的页错误率为PER,当PER<a1时,LDPC码的软信息的量化精度为1-bit;
2)当a1≤PER<a2时,LDPC码的软信息的量化精度为2-bit;
3)当a2≤PER<a3时,LDPC码的软信息的量化精度为3-bit;
4)当a3≤PER<a4时,LDPC码的软信息的量化精度为4-bit;
5)当a4≤PER<a5时,LDPC码的软信息的量化精度为5-bit;
6)当PER≥a5时,则将对应的页标记为失效页。
2.根据权利要求1所述的一种应用于快闪存储器中的动态LDPC纠错码方法,其特征在于,所述a1、a2、a3、a4和a5的取值范围如下:
1-0.9999PS≤a1<a2<a3<a4<a5≤1-0.99PS
PS的取值有如下几种:4096、8192和16384。
3.根据权利要求1所述的一种应用于快闪存储器中的动态LDPC纠错码方法,其特征在于,所述LDPC码的软信息为LLR,它通过以下公式计算:
式1)中x为发送端发送的二进制码字,y为接收端获得的码字的浮点值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110359441.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:集成的听诊器和反射锤及其使用方法
- 下一篇:多用途香皂盒