[发明专利]基于埋层N型阱的异质结1T-DRAM结构及其制备方法有效
| 申请号: | 201110314331.9 | 申请日: | 2011-10-17 |
| 公开(公告)号: | CN102637687A | 公开(公告)日: | 2012-08-15 |
| 发明(设计)人: | 黄晓橹;顾经纶;陈玉文 | 申请(专利权)人: | 上海华力微电子有限公司 |
| 主分类号: | H01L27/108 | 分类号: | H01L27/108;H01L29/06;H01L21/8242 |
| 代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 王敏杰 |
| 地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 异质结 dram 结构 及其 制备 方法 | ||
技术领域
本发明涉及一种1T-DRAM结构,尤其涉及一种基于埋层N型阱的异质结1T-DRAM结构及其制备方法。
背景技术
随着半导体集成电路器件特征尺寸的不断缩小,传统1T/1C嵌入式DRAM单元为了获得足够的存储电容量(一般要求30fF/cell),其电容制备工艺(stack capacitor或者deep-trench capacitor)将越来越复杂,并且与逻辑器件工艺兼容性越来越差。因此,与逻辑器件兼容性良好的无电容DRAM(Capacitorless DRAM)将在VLSI中高性能嵌入式DRAM领域具有良好发展前景。其中 1T-DRAM(one transistor dynamic random access memory)因其cell 尺寸只有4F2而成为目前无电容DRAM的研究热点。
1T-DRAM一般为一个SOI浮体(floating body)NMOSFET晶体管或者带埋层N型阱的NMOSFET晶体管,当对其体区充电,即体区孔穴的积累来完成写“1”,这时由于体区孔穴积累而造成衬底偏置效应,导致晶体管的阈值电压降低。当对其体区放电,即通过体漏PN结正偏将其体区积累的孔穴放掉来完成写“0”,这时衬底效应消失,阈值电压恢复正常。而读操作是读取该晶体管开启状态时的源漏电流,由于“1”和“0”状态的阈值电压不同,两者源漏电流也不一样,当较大时即表示读出的是“1”,而较小时即表示读出的是“0”。
1T-DRAM的工作特性在以下论文中有详细描述:Ohsawa, T.; et al. Memory design using a one-transistor gain cell on SOI, Solid-State Circuits, IEEE Journal, Nov 2002, Volume: 37 Issue:11 , page: 1510 – 1522。
根据写“1”操作方法的不同,1T-DRAM可以分为两类,一类采用晶体管工作于饱和区时通过碰撞电离(impact-ionization)在体区积累孔穴,一类采用GIDL效应在使体区积累孔穴。采用碰撞电离效应的1T-DRAM是目前1T-DRAM的研究热点。
但是,目前常规的带埋层N型阱的NMOSFET晶体管1T-DRAM结构还需要在以下几方面做进一步改善以提高性能:
1、体区电势受体区与埋层N型阱的孔穴势垒、体区与源的孔穴势垒限制,由于常规硅半导体禁带宽度有限,体电势的变化受到限制,阈值电压的变化较小(一般只有0.3V左右),这使得读出的信号电流较小;
2、在该1T-DRAM工作时,埋层N型阱需要接正电压,以使P型体区和埋层N型阱所形成的PN结反偏,但其必然具有一个PN结反偏电流,从而造成体区积累的孔穴流失,因此,需尽量减小该反偏电流。同理,也需尽量减小体区与源的漏电流,以提高1T-DRAM的保留时间(retention time)。
3、增大碰撞电离效应,以增大体区孔穴产生速率,增大1T-DRAM单元的读写速率。
发明内容
针对上面描述的目前常规的带埋层N型阱的NMOSFET晶体管1T-DRAM结构所需要进一步改善的三个方面,本发明从能带工程出发,提出一种埋层N型阱和源漏区采用宽禁带的半导体材料,而体区采用窄禁带的半导体材料,即采用异质结的方法来改善常规1T-DRAM的性能,并提出其制备方法:
其中,体区采用比Si的禁带宽度窄的SiGe,以增大体区孔穴产生速率。对于体阱、体源、体漏PN结,为了增大孔穴势垒,从理论上讲,如果用比SiGe的禁带更宽的能带工程材料就可以实现。同时,为了不影响NMOS的阈值电压,该宽禁带材料的导带需要和SiGe(锗硅)的相同或相近,即只需要价带比SiGe更低。SiC(碳化硅)就具有这个特性。
本发明第一个目的是提供一种基于埋层N型阱的异质结1T-DRAM结构,包括硅基底层、体区层、以及位于所述体区层和硅基底层之间的埋层N型阱,所述体区层材质为P型锗硅,所述埋层N型阱材质为N型碳化硅;在所述体区层上表面还覆盖有一层硅膜。
所述异质结1T-DRAM结构还包括位于体区层上的栅极和位于栅极两侧的漏、源区;以所述栅极为中心,所述漏、源区外侧分别设有浅沟槽;所述浅沟槽下底低于埋层N型阱上表面、而高于埋层N型阱下表面。
本发明第二个目的是提供一种制备上述基于埋层N型阱的异质结1T-DRAM结构的方法,步骤包括:
步骤1,硅基底上外延一层N型碳化硅层;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110314331.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于防治无脊椎害虫的5-芳基异噁唑啉
- 下一篇:一种涡旋齿的轴向密封结构
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的





