[发明专利]分块设计的芯片存储器及运用所述芯片存储器的方法及系统无效
申请号: | 201110282922.2 | 申请日: | 2011-09-22 |
公开(公告)号: | CN103021465A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | 徐昌发 | 申请(专利权)人: | 盛科网络(苏州)有限公司 |
主分类号: | G11C17/10 | 分类号: | G11C17/10 |
代理公司: | 苏州威世朋知识产权代理事务所(普通合伙) 32235 | 代理人: | 杨林洁;陆敏勇 |
地址: | 215021 江苏省苏州市苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 分块 设计 芯片 存储器 运用 方法 系统 | ||
1.一种分块设计的芯片存储器,其特征在于:所述芯片存储器由若干相互独立的存储器组合而成。
2.根据权利要求1所述的芯片存储器,其特征在于,所述若干相互独立的存储器深度之和大于或等于所需的最大存储深度。
3.一种运用如权利要求1所述的芯片存储器的方法,其特征在于,所述方法包括以下步骤:
S1、接收到应用中所需的存储深度D;
S2、调用存储器使能或关闭单元,改变各个相互独立的存储器的使能或关闭状态,所述处于使能状态的存储器深度之和大于或等于应用中所需的存储深度D。
4.根据权利要求3所述的方法,其特征在于,所述S1步骤前还包括:
获取所述芯片存储器应用中的最大深度M;
确定所述相互独立的存储器的单元深度N及相应数量X,其中,所述各个存储器的单元深度之和大于或等于所述最大深度M。
5.根据权利要求4所述的方法,其特征在于,定义所述存储器的数量为X,相互独立的存储器的单元深度分别为N0,N1……NX,其中X个存储器的深度之和N0+ N1+……+ NX等于M。
6.根据权利要求5所述的方法,其特征在于,所述相互独立的存储器的单元深度N0,N1……NX相等。
7.一种运用如权利要求3所述芯片存储器的系统,其特征在于,所述系统包括:
用于接收到应用中所需的存储深度D的单元;
用于调用存储器使能或关闭的单元,改变各个相互独立的存储器的使能或关闭状态,所述处于使能状态的存储器深度之和大于或等于应用中所需的存储深度D。
8.根据权利要求7所述的系统,其特征在于,所述系统还包括:
用于获取所述芯片存储器应用中的最大深度M的单元;
用于确定所述相互独立的存储器的单元深度N及相应数量X的单元,其中,所述各个存储器的单元深度之和大于或等于所述最大深度M。
9.根据权利要求8所述的系统,其特征在于,定义所述存储器的数量为X,相互独立的存储器的单元深度分别为N0,N1……NX,其中X个存储器的深度之和N0+ N1+……+ NX等于M。
10.根据权利要求9所述的系统,其特征在于,所述相互独立的存储器的单元深度N0,N1……NX相等。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛科网络(苏州)有限公司,未经盛科网络(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110282922.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种含有磷酸三丁酯的导电浆料
- 下一篇:地图移动的渲染方法和系统