[发明专利]一种降低固态存储系统响应时间的方法无效
| 申请号: | 201110148056.8 | 申请日: | 2011-06-02 | 
| 公开(公告)号: | CN102354527A | 公开(公告)日: | 2012-02-15 | 
| 发明(设计)人: | 钟浩;张彤 | 申请(专利权)人: | 钟浩 | 
| 主分类号: | G11C16/26 | 分类号: | G11C16/26;G11C29/14 | 
| 代理公司: | 西安智大知识产权代理事务所 61215 | 代理人: | 贾玉健 | 
| 地址: | 200129 上海市浦*** | 国省代码: | 上海;31 | 
| 权利要求书: | 查看更多 | 说明书: | 查看更多 | 
| 摘要: | |||
| 搜索关键词: | 一种 降低 固态 存储系统 响应 时间 方法 | ||
1.一种降低固态存储系统响应时间的方法,其特征在于:首先固态存储系统控制器将读自闪存的每帧用户数据读入其内的纠错码解码器,纠错码解码器对该帧用户数据进行纠错码解码操作,纠错码解码操作完成后得到了纠错码解码数据,接着将该纠错码解码数据同时并行输入固态存储系统控制器内的解码结果校验器和检错码编码及数据传输器,一方面纠错码解码数据由解码结果校验器进行解码结果校验操作,经解码结果校验操作所获得的解码结果实时传输至固态存储系统控制器内的错误注入控制模块;另一方面纠错码解码数据由检错码编码及数据传输器先进行检错码编码,得到编码后数据,这时如果传输至错误注入控制模块所述的编码后的解码结果是发现错误,错误注入控制模块控制检错码编码及数据传输器将编码后数据中一个以上的比特进行错误翻转,将该进行错误翻转后的结果通过数据传输接口进行数据输出发送到主机,如果传输至错误注入控制模块所述的编码后的解码结果是未发现错误,错误注入控制模块控制检错码编码及数据传输器将编码后数据直接通过数据传输接口进行数据输出发送到主机,随后主机对接收到的数据启动检错码校验,如果在校验过程中发现错误,就丢弃接收到的数据并要求固态存储系统控制器重新发送所述的该帧用户数据,如果在校验完毕时未发现错误,就接收此接收到的数据。
2.根据权利要求1所述的方法,其特征在于:所述的纠错码解码器和检错码编码及数据传输器之间插入预设深度的缓冲器,该缓冲器为先入先出缓冲器。
3.根据权利要求1或2所述的方法,其特征在于:所述的每帧用户数据或者为两个以上的分块数据构成,这样每个分块数据按照等同于针对每帧用户数据采用的所述降低固态存储系统响应时间的方法进行处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于钟浩,未经钟浩许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110148056.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:棱镜片及其制备方法
 - 下一篇:纯无机仿天然人造洞石大理石荒料的制造工艺及装置
 





