[发明专利]现场可编程门阵列仿真方法及装置有效
| 申请号: | 201110136504.2 | 申请日: | 2011-05-24 |
| 公开(公告)号: | CN102360326A | 公开(公告)日: | 2012-02-22 |
| 发明(设计)人: | 柴宁 | 申请(专利权)人: | 福建星网锐捷网络有限公司 |
| 主分类号: | G06F11/26 | 分类号: | G06F11/26 |
| 代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 刘芳 |
| 地址: | 350002 福建省福州市仓*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 现场 可编程 门阵列 仿真 方法 装置 | ||
1.一种现场可编程门阵列FPGA仿真方法,其特征在于,适用于FPGA 仿真装置,所述FPGA仿真装置包括:缓冲描述符BD管理模块、FPGA控 制模块、存储模块和比较输出模块;所述方法包括:
所述FPGA控制模块向待测FPGA模块写入启动标志,以启动所述待测 FPGA模块;
所述待测FPGA模块根据预先配置的下行BD环信息执行直接内存存取 DMA读操作,从所述存储模块中获取下行BD环对应的数据内容;
所述待测FPGA模块根据预先配置的上行BD环信息执行DMA写操作, 将所述数据内容写入所述存储模块中上行BD环对应的存储空间中;
所述BD管理模块将由所述待测FPGA模块写入到所述存储空间中的数 据内容输出到数据文件;
当仿真时间结束时,所述比较输出模块将所述下行BD环对应的数据内 容和所述数据文件中的数据内容进行比较,并输出比较结果。
2.根据权利要求1所述的FPGA仿真方法,其特征在于,所述FPGA 控制模块向待测FPGA模块写入启动标志,以启动所述待测FPGA模块,之 后包括:
所述BD管理模块根据更新周期和BD数据激励文件,更新所述存储模 块中的上行BD环和/或下行BD环。
3.根据权利要求2所述的FPGA仿真方法,其特征在于,所述BD管 理模块根据更新周期和BD数据激励文件,更新所述存储模块中的上行BD 环或下行BD环包括:
在所述更新周期到达时,所述BD管理模块分别查询所述下行BD环和 所述上行BD环;
当所述下行BD环中存在由所述待测FPGA模块执行DMA读操作回写 过的下行BD时,从所述BD数据激励文件中读取一条下行BD信息,并用读 取的下行BD信息更新所述回写过的下行BD;
当所述上行BD环中存在由所述待测FPGA模块执行DMA写操作回写 过的上行BD时,从所述BD数据激励文件中读取一条上行BD信息,并用读 取的上行BD信息更新所述回写过的上行BD。
4.根据权利要求3所述的FPGA仿真方法,其特征在于,所述FPGA控 制模块向待测FPGA模块写入启动标志,以启动所述待测FPGA模块,之前 包括:
测试人员根据测试需求,通过配置界面配置多条所述下行BD信息和多 条所述上行BD信息,生成所述BD数据激励文件。
5.根据权利要求2或3或4所述的FPGA仿真方法,其特征在于,所述 FPGA控制模块向待测FPGA模块写入启动标志,以启动所述待测FPGA模 块,之前包括:
所述FPGA控制模块根据FPGA配置激励文件,向所述待测FPGA模块 写入所述下行BD环信息和所述上行BD环信息,以对所述待测FPGA模块 进行配置。
6.根据权利要求5所述的FPGA仿真方法,其特征在于,所述FPGA控 制模块根据FPGA配置激励文件向所述待测FPGA模块写入所述下行BD环 信息和所述上行BD环信息,以对所述待测FPGA模块进行配置,之前包括:
测试人员根据测试需求,通过配置界面配置所述FPGA配置激励文件, 所述FPGA配置激励文件包括所述下行BD环信息和所述上行BD环信息。
7.根据权利要求5所述的FPGA仿真方法,其特征在于,所述BD管理 模块根据更新周期和BD数据激励文件,更新所述存储模块中的上行BD环 和/或下行BD环,之后包括:
所述BD管理模块根据更新结果,通过所述FPGA控制模块更新所述待 测FPGA模块中的下行BD环信息和/或所述上行BD环信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建星网锐捷网络有限公司,未经福建星网锐捷网络有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110136504.2/1.html,转载请声明来源钻瓜专利网。





