[实用新型]高速锁存电路无效
申请号: | 201020537658.3 | 申请日: | 2010-09-21 |
公开(公告)号: | CN201766562U | 公开(公告)日: | 2011-03-16 |
发明(设计)人: | 全勇;武国胜 | 申请(专利权)人: | 四川和芯微电子股份有限公司 |
主分类号: | H03K3/013 | 分类号: | H03K3/013 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 电路 | ||
1.一种高速锁存电路,其特征在于:所述高速锁存电路包括一用于锁存输入信号的锁存单元、一与所述锁存单元相连的信号输入单元及一与所述信号输入单元相连的时钟控制单元,所述时钟控制单元包括一第一开关元件、一与所述第一开关元件相连的第二开关元件及一与所述第二开关元件相连的反相器,所述第一开关元件与所述反相器共同连接一时钟信号输入端。
2.如权利要求1所述的高速锁存电路,其特征在于:所述第一开关元件为一第一场效应管,所述第二开关元件为一第二场效应管。
3.如权利要求2所述的高速锁存电路,其特征在于:所述第一场效应管的栅极与所述反相器的一输入端共同连接所述时钟信号输入端,所述第一场效应管的源极连接一接地端,其漏极连接所述第二场效应管的源极,所述第二场效应管的栅极连接所述反相器的一输出端,其漏极连接所述信号输入单元。
4.如权利要求3所述的高速锁存电路,其特征在于:所述信号输入单元包括一第一信号输入端、一连接所述第一信号输入端的第三场效应管、一第二信号输入端及一连接所述第二信号输入端的第四场效应管。
5.如权利要求4所述的高速锁存电路,其特征在于:所述第二场效应管的漏极连接所述第三场效应管的源极及所述第四场效应管的源极,所述第三场效应管的栅极连接所述第一信号输入端,其漏极连接所述锁存单元,所述第四场效应管的栅极连接所述第二信号输入端,其漏极连接所述锁存单元。
6.如权利要求5所述的高速锁存电路,其特征在于:所述锁存单元包括一第五场效应管、一第六场效应管、一第七场效应管、一第八场效应管、一第一信号输出端及一第二信号输出端,所述第一信号输出端及所述第二信号输出端分别与所述第五场效应管、所述第六场效应管、所述第七场效应管及所述第八场效应管相连。
7.如权利要求6所述的高速锁存电路,其特征在于:所述第三场效应管的漏极连接所述第五场效应管的源极,所述第四场效应管的漏极连接所述第六场效应管的源极。
8.如权利要求7所述的高速锁存电路,其特征在于:所述第一信号输出端与所述第五场效应管的漏极、所述第六场效应管的栅极、所述第七场效应管的漏极及所述第八场效应管的栅极相连,所述第二信号输出端与所述第五场效应管的栅极、所述第六场效应管的漏极、所述第七场效应管的栅极及所述第八场效应管的漏极相连。
9.如权利要求8所述的高速锁存电路,其特征在于:所述第七场效应管的源极及所述第八场效应管的源极共同连接一电源端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川和芯微电子股份有限公司,未经四川和芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201020537658.3/1.html,转载请声明来源钻瓜专利网。