[实用新型]一种RFID基站处理器无效

专利信息
申请号: 201020246119.4 申请日: 2010-07-02
公开(公告)号: CN201733449U 公开(公告)日: 2011-02-02
发明(设计)人: 何炜燊;刘维桂;江伏才 申请(专利权)人: 东莞市依时利科技有限公司
主分类号: H04W88/08 分类号: H04W88/08;G06K7/00
代理公司: 东莞市华南专利商标事务所有限公司 44215 代理人: 梁永宏
地址: 523010 广东省东莞市莞*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 rfid 基站 处理器
【说明书】:

技术领域

实用新型涉及RFID技术领域,尤其涉及一种RFID基站处理器。

背景技术

现有技术中,通过RFID(Radio Frequency Identification,射频识别)阅读器采集RFID信号(电子标签数据),并通过有线传输的方式传输到服务器端的主机上;通过摄像机采集视频信号,然后通过有线传输的方式传输到服务器端的主机上;主机对RFID信号和视频信号进行处理。现有技术存在如下缺陷:RFID阅读器和摄像机均通过有线方式传输信号,需要铺设有线线路,整个信号处理系统的建设成本高,维护成本高。

实用新型内容

本实用新型提供一种能够整合视频信号和RFID信号的RFID基站处理器,该RFID基站处理器将ARM处理器电路、视频采集电路、RFID接口电路、无线传输电路整合在一起,通过无线方式将数据传输到服务器端,能够降低整个信号处理系统的建设成本和维护成本。

一种RFID基站处理器,包括用于整合视频信号和RFID信号的ARM处理器电路、用于采集视频信号的视频采集电路、用于采集RFID信号的RFID接口电路、无线传输电路,ARM处理器电路包括S3C6410芯片,视频采集电路的视频信号输出端与ARM处理器电路的视频信号输入端连接,RFID接口电路的RFID信号输出端与ARM处理器电路的RFID信号输入端连接,无线传输电路的无线信号输入端与ARM处理器电路的无线信号输出端连接。

其中,无线传输电路包括GPRS接口电路,GPRS接口电路包括SP3232芯片。

其中,无线传输电路包括WIFI电路,WIFI电路包括WM-G-MR-09芯片。

其中,ARM处理器电路包括第一DDR RAM电路和第二DDR RAM电路,第一DDR RAM电路、第二DDR RAM电路均与ARM处理器电路的存储接口连接,第一DDR RAM电路和第二DDR RAM电路均包括K4X51163PC-LGC3芯片。

其中,ARM处理器电路包括FLASH电路,FLASH电路与ARM处理器电路的存储接口连接,FLASH电路包括K9LAG08U0M芯片。

其中,ARM处理器电路包括第一接口电路、第二接口电路和第三接口电路,第一接口电路、第二接口电路和第三接口电路均包括CON 100端子。

其中,还包括以太网接口电路,以太网接口电路包括DM9000AE芯片,以太网接口电路与ARM处理器电路的以太网信号端连接。

其中,还包括RFID阅读器电路,RFID阅读器电路包括NRF24LE1芯片,RFID阅读器电路的信号输出端与RFID接口电路的信号输入端连接。

其中,还包括电源电路,电源电路包括LM2676芯片,电源电路的电源输出端与ARM处理器电路的电源输入端、视频采集电路的电源输入端、RFID接口电路的电源输入端、无线传输电路的电源输入端、RFID阅读器电路的电源输入端连接。

本实用新型有益效果:本实用新型包括ARM处理器电路、视频采集电路、RFID接口电路、无线传输电路,ARM处理器电路包括S3C6410芯片,视频采集电路的视频信号输出端与ARM处理器电路的视频信号输入端连接,RFID接口电路的RFID信号输出端与ARM处理器电路的RFID信号输入端连接,无线传输电路的无线信号输入端与ARM处理器电路的无线信号输出端连接。ARM处理器电路的S3C6410芯片整合视频信号和RFID信号,并将整合后的信号通过无线传输电路发送到服务器端,技术方案将ARM处理器电路、视频采集电路、RFID接口电路、无线传输电路整合在一起,能够降低整个信号处理系统的建设成本和维护成本,且该RFID基站处理器性价比高。

附图说明

图1为本实用新型的WIFI电路的电路图。

图2为本实用新型的电源电路的电路图。

图3为本实用新型的视频采集电路的电路图。

图4为本实用新型的GPRS接口电路的电路图。

图5为本实用新型的RFID接口电路的电路图。

图6为本实用新型的以太网接口电路的电路图。

图7为本实用新型的RFID阅读器电路的电路图。

图8为本实用新型的ARM处理器第一连接电路的电路图。

图9为本实用新型的ARM处理器第二连接电路的电路图。

图10为本实用新型的ARM处理器第三连接电路的电路图。

图11为本实用新型的ARM处理器第四连接电路的电路图。

图12为本实用新型的第一DDR RAM电路的电路图

图13为本实用新型的第二DDR RAM电路的电路图

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市依时利科技有限公司,未经东莞市依时利科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201020246119.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top