[发明专利]高速高精度记录仪及其采样数据自校正和高位匹配方法无效
| 申请号: | 201010573014.4 | 申请日: | 2010-11-30 |
| 公开(公告)号: | CN102136841A | 公开(公告)日: | 2011-07-27 |
| 发明(设计)人: | 徐晓忻;杨江;黄忠;仲玉芳;丁程;周平;吴明光 | 申请(专利权)人: | 浙江大学;丁程 |
| 主分类号: | H03M1/54 | 分类号: | H03M1/54 |
| 代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 张法高 |
| 地址: | 310027 浙*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 高速 高精度 记录仪 及其 采样 数据 校正 高位 匹配 方法 | ||
1.一种高速高精度记录仪,其特征在于记录仪包括:信号调理模块、第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块、第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块、第一SDRAM模块、第二SDRAM模块、基准电压源模块、时钟信号模块、主从架构控制模块,基准电压源模块包括基准电压源芯片ADR433和八选一模拟开关CD4051,主从架构控制模块包括FPGA单元、ARM单元;信号调理模块与第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块相连,第一ADC模块与基准电压源模块和第一FIFO模块相连,第二ADC模块与基准电压源模块和第二FIFO模块相连,第三ADC模块与基准电压源模块和第三FIFO模块相连,第四ADC模块与基准电压源模块和第四FIFO模块相连,第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块与FPGA单元、ARM单元相连,FPGA单元与第一SDRAM模块、第二SDRAM模块、ARM单元、时钟信号模块相连,时钟信号模块的4路LVDS的A端时钟信号分别与第一ADC模块、第二ADC模块、第三ADC模块、第四ADC模块的CLK端口相连,4路LVDS的B端时钟信号与第一FIFO模块、第二FIFO模块、第三FIFO模块、第四FIFO模块的LDCKA、LDCKB端口相连;4路LVDS的A端时钟信号线路和4路LVDS的B端时钟信号线路在PCB布线时采用蛇形线微调线长技术调整时钟信号线长度,使时钟信号线长度一致;信号调理模块对记录仪输入的模拟信号进行信号调理和放大,处理后的信号送至第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块,第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块的CLK端口分别接受来自时钟信号模块的4路LVDS的A端时钟信号对信号调理模块送入的信号进行交替采样,基准电压模块为第一ADC模块、第二ADC模块、第三ADC模块和第四ADC模块提供基准电压以及上电初始化时的自校正基准电压,第一FIFO模块接受第一ADC模块的采样数据与FPGA单元的时间戳序列号,第二FIFO模块接受第二ADC模块的采样数据与FPGA单元的时间戳序列号,第三FIFO模块接受第三ADC模块的采样数据与FPGA单元的时间戳序列号,第四FIFO模块接受第四ADC模块的采样数据与FPGA单元的时间戳序列号,FPGA单元作为从控单元提供时钟信号模块时序控制逻辑,控制采样、封装、传输、存储等操作,ARM单元作为主控单元协调记录仪的按序运行、采样数据的后处理、人机交互与显示、以及与上位机的通信等,第一SDRAM模块、第二SDRAM模块接受来自ARM模块处理后的采样数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学;丁程,未经浙江大学;丁程许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010573014.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:双轴MEMS陀螺仪的制造方法
- 下一篇:动态调整上下行可调度带宽的方法





