[发明专利]一种通过单个总线接口传输多路数据流的电路系统有效

专利信息
申请号: 201010515920.9 申请日: 2010-10-22
公开(公告)号: CN101982817A 公开(公告)日: 2011-03-02
发明(设计)人: 王振国 申请(专利权)人: 王振国
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 北京市盛峰律师事务所 11337 代理人: 李贺香
地址: 100012 北京市朝阳*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 通过 单个 总线接口 传输 路数 电路 系统
【说明书】:

技术领域

发明涉及电子电路技术领域,特别涉及一种通过单个总线接口传输多路数据流的电路系统。

背景技术

随着计算机技术的迅速发展,通过计算机辅助电路分析与设计已广泛应用到电子线路设计的各个领域中,例如:电路图生成、逻辑模拟、电路分析、优化设计、最坏情况分析、印刷板设计等。目前,对复杂电路的分析和设计,尤其是大规模和超大规模集成电路的分析与设计,几乎都要依靠计算机技术。

在实际应用中,首先将待分析电路和计算机通过USB或PCI等接口硬件的接口连接,然后在计算机上运行相应接口硬件的硬件驱动程序,此后就可以通过计算机上安装的各种程序(如:电路仿真软件等)对待分析电路进行状态分析。

但是,在实现本发明的过程中,发明人发现现有技术中至少存在以下缺点:

计算机与待分析电路通过接口硬件进行信息交互时,由于只存在一个数据传输通道,因此,两者进行信息交互的效率低,从而限制了通过计算机对电路进行分析的效率。

发明内容

针对以上缺陷,本发明的目的为提供一种在单个总线接口和待分析电路之间具有多个数据传输通道,从而可以传输多路数据流的电路系统。

本发明提供的通过单个总线接口传输多路数据流的电路系统,包括:在接口硬件和待分析电路之间依次连接有数据协议转换模块、数据类别识别模块和至少两个先进先出缓冲器FIFO;

所述数据协议转换模块用于将来自所述接口硬件的数据转换为适合所述FIFO传输协议的数据,和用于将来自所述FIFO的数据转换为适合所述接口硬件传输协议的数据;

所述数据类别识别模块用于接收来自所述数据协议转换模块的数据,并识别所述数据的类别,根据所述数据的类别确定所述数据需要发送到的目标FIFO,并将所述数据发送给所述目标FIFO;和用于接收来自所述FIFO的数据,识别所述数据的类别,并将携带有数据类别信息的数据发送给所述接口硬件;

所述FIFO包括:第一类FIFO和第二类FIFO;所述第一类FIFO用于接收并存储来自所述数据类别识别模块的数据,并将该数据发送给所述待分析电路;所述第二类FIFO用于接收并存储来自所述待分析电路的数据,并将该数据发送给所述数据类别识别模块;

所述FIFO还连接有信息收集装置,用于收集表示所述FIFO自身存储比例的状态标志,并将所述状态标志发送给判决器;

所述判决器根据所述状态标志控制所述待分析电路的开关状态以及调度所述FIFO使用所述接口硬件的顺序。

优选的,所述第一类FIFO包括:FIFO1和FIFO4;所述第二类FIFO包括FIFO2,FIFO3和FIFO5;

所述FIFO1用于接收并存储来自所述数据类别识别模块的所述待分析电路的输入信号,并将该输入信号发送给所述待分析电路;

所述FIFO2用于接收并存储对所述待分析电路的输入信号进行采样得到的采样信号,并将该采样信号发送给所述数据类别识别模块;

在所述待分析电路对所述输入信号进行处理后得到实际响应信号,并将该实际响应信号分别发送给FIFO3和所述待分析电路配置的比较与检查模块;

所述FIFO3用于接收并存储所述实际响应信号,并将该实际响应信号发送给所述数据类别识别模块;

所述FIFO4用于接收并存储与所述待分析电路的输入信号对应的期望响应信号,并将该期望响应信号发送给所述比较与检查模块;

在所述比较与检查模块将所述实际响应信号和所述期望响应信号进行比较后,将比较结果发送给所述FIFO5;

所述FIFO5用于接收并存储所述比较与检查模块发送的所述比较结果,并将该比较结果发送给所述数据类别识别模块。

优选的,表示所述FIFO自身存储比例的状态标志包括:空标志、满标志;

所述判决器根据所述状态标志控制所述待分析电路的开关状态具体为:

当所述第一类FIFO中存在具有空标志的FIFO并且数据并未传输完时,关掉所述待分析电路的时钟,直到该具有空标志的FIFO重新获得数据,并且所述第一类FIFO中不存在具有空标志的FIFO时,则打开所述待分析电路的时钟;

当所述第二类FIFO中存在具有满标志的FIFO时,关掉所述待分析电路的时钟,直到该具有满标志的FIFO不再为满,并且所述第二类FIFO中不存在具有满标志的FIFO时,则打开所述待分析电路的时钟。

优选的,表示所述FIFO自身存储比例的状态标志包括:空标志、满标志、即将空标志和即将满标志;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王振国,未经王振国许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010515920.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top