[发明专利]一种Ge或SiGe纳米线场效应晶体管的制备方法无效
申请号: | 201010506130.4 | 申请日: | 2010-10-09 |
公开(公告)号: | CN102082096A | 公开(公告)日: | 2011-06-01 |
发明(设计)人: | 艾玉杰;黄如;郝志华;浦双双;樊捷闻;孙帅;王润声;安霞 | 申请(专利权)人: | 北京大学 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;B82Y40/00;B82Y10/00 |
代理公司: | 北京君尚知识产权代理事务所(普通合伙) 11200 | 代理人: | 李稚婷 |
地址: | 100871*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ge sige 纳米 场效应 晶体管 制备 方法 | ||
技术领域
本发明涉及半导体器件的制备方法,尤其涉及一种低成本制备Ge或SiGe纳米线场效应晶体管的方法。
背景技术
随着集成电路特征尺寸的不断缩小,场效应晶体管(MOSFET)的短沟道效应越来越严重。由于双栅、三栅、Ω栅和围栅结构可有效增大MOS的器件驱动电流,抑制器件短沟效应和关态电流,从而受到了学术界和业界的广泛关注。另一方面,因为Ge材料载流子的迁移率比Si高,有望获得更高的开态电流,所以随着Ge材料用于集成电路瓶颈——栅介质制备技术的不断进步,Ge基的平面或纳米线MOSFET成为目前研究的一个热点课题。
Ge纳米线MOSFET制备方法可分为两类。一类是自下而上(Bottom-up)的方法,即首先基于化学反应合成Ge的纳米线,然后将这些纳米线移动到衬底的特定位置形成功能器件,这类方法与传统的CMOS工艺完全不兼容,无法进行大规模的生产。另一类是自上而下(Top-down)的方法,即采用完全与CMOS工艺相兼容的工艺来完成器件的制备。文献T.Irisawa.etal.Thin Solid Films,517(2008)167-169报道了一种基于Top-down工艺制备Ge或SiGe纳米线MOSFET的方法。首先在SOI衬底上外延一层SiGe材料,接着利用Ge聚集技术制备SiGeOI(SiGe on insulator)材料。Ge聚集技术是对SiGe材料进行氧化,由于Ge在SiO2材料中的固溶度低,随着氧化反应的进行Ge会不断地向下层的半导体材料中扩散,导致下层半导体材料中Ge含量不断增加。在利用先进的光刻技术形成SiGe细线条以后,再次使用Ge聚集技术形成Ge纳米线,最后采用传统的器件工艺完成Ge纳米线MOSFET的制备。以上方法与传统CMOS工艺完全兼容,可以实现大规模生产,但缺点是需要先进的光刻工艺制备出SiGe材料的细线条,生产成本较高。
文献H.-C.Lin.etal.Electron Device Letters,26(2005)643-645提出了一种基于侧墙工艺制备多晶硅纳米线场效应晶体管的方法,在这种方法中,多晶硅纳米线由侧墙定义,不需要通过先进光刻设备制备,生产成本低。目前该方法还局限于多晶硅纳米线的制备。
发明内容
本发明的目的是提供一种低成本制备Ge或SiGe纳米线场效应晶体管的方法,该方法基于侧墙工艺和Ge聚集技术,在不采用先进光刻设备的条件下制备出Ge或SiGe纳米线场效应晶体管。
本发明制备Ge或SiGe纳米线场效应晶体管的方法包括下列步骤:
1)在衬底上先形成一绝缘层,再淀积一多晶硅薄膜,并对该多晶硅薄膜进行掺杂,然后通过光刻定义栅极图形和刻蚀该多晶硅薄膜制备出多晶硅栅;
2)在多晶硅栅上采用高K材料形成栅介质层;
3)在栅介质层上淀积一SiGe薄膜;
4)对SiGe薄膜进行源漏掺杂;
5)光刻定义出源漏区图形,并各向异性干法刻蚀SiGe薄膜,在多晶硅栅两侧形成SiGe侧墙,同时在栅长方向上SiGe侧墙的两头分别形成源区和漏区;
6)对SiGe侧墙进行氧化,然后去掉表面形成的氧化层,得到Ge纳米线或Ge含量提高了的SiGe纳米线,即为沟道。
上述器件基本结构制备好后,在其上形成绝缘层对器件进行钝化保护,并退火激活杂质,最后采用常规的CMOS工艺进行晶体管制作的后道工序。
步骤1)中所述绝缘层通常是通过淀积方式形成的二氧化硅隔离层;采用低压化学气相沉积(LPCVD)的方法形成多晶硅薄膜;采用离子注入或者原位掺杂的方法完成多晶硅薄膜的掺杂;采用各向异性干法刻蚀技术刻蚀多晶硅薄膜得到多晶硅栅。
步骤2)中作为栅介质的高K材料可以是氧化铪、氧化锆、氮化硅等,可采用原子层淀积技术(ALD)生长高K材料。
步骤3)优选采用外延方法生长SiGe材料,得到厚度为20纳米~200纳米的SiGe薄膜。
步骤5)基于侧墙工艺定义出SiGe纳米线即SiGe侧墙,而源区和漏区覆盖在栅介质层上,通过SiGe纳米线连接。
步骤6)是利用Ge聚集技术形成Ge纳米线或高Ge含量的SiGe纳米线。通过对步骤5)形成的SiGe侧墙进行氧化,Ge向内扩散,湿法腐蚀去掉表层形成的氧化层,形成Ge纳米线或Ge含量较高的SiGe纳米线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010506130.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:铜凸点热声倒装键合方法
- 下一篇:MOS晶体管工艺角SPICE模型的建模方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造