[发明专利]抗总剂量辐照的SOI器件及其制造方法无效

专利信息
申请号: 201010164464.8 申请日: 2010-04-30
公开(公告)号: CN101859781A 公开(公告)日: 2010-10-13
发明(设计)人: 刘文;郝志华;黄如 申请(专利权)人: 北京大学
主分类号: H01L27/12 分类号: H01L27/12;H01L21/762
代理公司: 北京君尚知识产权代理事务所(普通合伙) 11200 代理人: 俞达成
地址: 100871 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 剂量 辐照 soi 器件 及其 制造 方法
【说明书】:

技术领域

发明涉及集成电路,尤其涉及一种新型的抗总剂量辐照的SOI器件及其制造方法,属于电子技术领域。

背景技术

集成电路技术正越来越广泛的被应用于航天、军事、核电和高能物理等与总剂量辐照相关的行业中。而且随着集成电路集成度的不断提高,半导体器件的尺寸日益减小,浅槽隔离技术正以其优良的器件隔离性能成为集成电路中器件之间电学隔离的主流技术。但是由于总剂量辐照粒子对于器件中二氧化硅氧化层的损伤,会在SOI器件的氧化层内产生大量的固定正电荷。在SOI器件中,用二氧化硅材料制作的埋氧层中的这些固定正电荷会引起器件的衬底反型,并带来诸如亚阈值斜率变坏、器件可靠性变差等较坏影响,对CMOS集成电路的可靠性产生较大的负面影响,并且埋氧层中的固定正电荷的存在还会引起衬底的载流子反型,这些反型载流子在源漏偏压的作用下形成较大的源漏导通电流,使得器件在栅压远小于阈值电压即关态的时候仍然存在较大的源漏导通电流,增大了CMOS集成电路的功耗,并引起一系列的可靠性问题。如何提高SOI器件的抗总剂量辐照特性,以改善整个CMOS集成电路的抗辐照特性,成为现阶段亟待解决的一个总剂量辐照可靠性问题。

因此,如果能够在不改变SOI器件埋氧结构优势的前提下提出一种可以大幅度减弱埋氧层中固定正电荷对器件阈值电压的影响的新型器件结构,消除总剂量辐照对SOI器件的不良影响,提高CMOS集成电路的可靠性,将会对整个集成电路的抗辐照加固具有重大的意义。

发明内容

本发明的目的是提供一种可以减少总剂量辐照后阈值漂移的SOI器件,以及该器件的制造方法。

本发明在现有的SOI器件的结构基础上,在通常由二氧化硅材料制作的埋氧层和通常由P型硅材料制作的衬底层之间增加一个牺牲层,该牺牲层由氮化硅等以受主型缺陷为特征并在辐照后能形成负电荷的工艺材料制成。利用辐照后在牺牲层内产生的大量负电荷,牺牲层材料可以对辐照后的埋氧层中存在的固定正电荷产生钳制作用,从而减弱辐照后SOI器件所产生的阈值电压漂移,改善器件的亚阈值斜率,减小关态电流,并最终达到减小CMOS集成电路功耗,提高CMOS集成电路可靠性的目的。

具体来说,本发明提供一种抗总剂量辐照的SOI器件,该SOI器件包括衬底层,埋氧层和顶层,所述埋氧层和衬底层之间还包括牺牲层,所述牺牲层在SOI器件经总剂量辐照后产生负电荷。

所述牺牲层的厚度优选在10nm到20nm的范围内;所述埋氧层的厚度优选在70nm到80nm的范围内;所述牺牲层的材料优选为氮化硅。衬底层的材料优选为常规使用的P型硅,由硅制成的衬底层在本发明中也称为硅膜衬底层。所述埋氧层的材料优选为常规使用的二氧化硅。

本发明的新型抗总剂量辐照SOI工艺结构利用牺牲层材料能在总剂量辐照后感应产生负电荷的特性,将埋氧层材料中因辐照产生的大量固定正电荷的电场限制在这一牺牲层上。牺牲层中产生的大量固定负电荷的存在大大减弱了浅槽隔离结构中埋氧层材料对硅膜衬底层材料的反型作用,并增大了埋氧层中大量固定正电荷与衬底之间的距离。这一结构设计可以起到抑制甚至抵消埋氧层材料内固定正电荷对硅膜衬底中载流子的镜像感生作用,抑制硅膜衬底的载流子反型,使得寄生晶体管的导通载流子大幅度减少甚至降低为零,从而大幅度降低SOI器件的关态泄漏电流,使集成电路的抗辐照性能得到较大幅度的提升。

图1a,b分别显示了常规SOI器件和本发明SOI器件在埋氧层中形成的电荷类型以及硅膜衬底中形成反型载流子浓度对比。可以看到辐照后常规SOI器件的埋氧层中产生了大量的固定正电荷,这些正电荷导致硅膜衬底中产生了很多的负电荷的反型载流子,是形成SOI器件关态泄漏电流的主要原因。而本发明的新型SOI器件则由于牺牲层的存在,大大抑制了埋氧层中固定正电荷的反型作用,将电场钳制在牺牲层中,并且在牺牲层中产生的负电荷也很好的抑制了正电荷的镜像反型作用,在很大程度上遏制了反型载流子的形成,降低了器件关态电流和集成电路的静态功耗。

图2给出了分别采用传统SOI器件和本发明SOI器件的集成电路中的NMOS晶体管器件导通电流比较示意图。从图中可以看出,在栅压小于零的时候采用传统SOI器件的NMOS晶体管就已经存在很大的电流,这种大电流在器件还未进入工作状态的时候就已经存在,给CMOS集成电路造成很大的功率损耗,并在很大程度上降低了CMOS集成电路的应用可靠性。而采用本发明SOI器件的NMOS晶体管在关态时电流非常小,几乎为零,对电路性能的影响可以忽略,大大增强了CMOS集成电路的可靠性,降低了CMOS集成电路的功率损耗。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010164464.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top