[发明专利]一种板载ISP存储器芯片的PCB拼板及其烧录方法无效

专利信息
申请号: 201010127010.3 申请日: 2010-03-18
公开(公告)号: CN101859288A 公开(公告)日: 2010-10-13
发明(设计)人: 张亮;杨杰;杨致盛 申请(专利权)人: 成都优博创技术有限公司
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 暂无信息 代理人: 暂无信息
地址: 610041 四川省成都市高*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 isp 存储器 芯片 pcb 拼板 及其 方法
【权利要求书】:

1.一种板载ISP存储器芯片的PCB拼板,其特征在于,包括不少于1个的PCB单板和1个针床测试接口,所述PCB单板上板载有基于SPI总线接口的支持ISP在系统编程的存储器芯片,所述针床测试接口通过所述PCB拼板上的布线与所述PCB单板上的ISP存储器芯片的SPI总线管脚MOSI、MISO、SCK和CS1到CSn连接,其中n为正整数。

2.根据权利要求1所述的一种板载ISP存储器芯片的PCB拼板,其特征在于,所述针床测试接口与多路复用SPI总线接口的固件ISP烧录器的探针进行弹性压接,用于所述针床测试接口从多路复用SPI总线接口的固件ISP烧录器获取MOSI、MISO、SCK和CS1到CSn数字信号,以及电源/地。

3.根据权利要求1或者2所述的一种板载ISP存储器芯片的PCB拼板,其特征在于,所述针床测试接口在PCB拼板上是可适配针床弹性压接的焊盘,包括一组MOSI、MISO、SCK和CS1到CSn信号焊盘和一组电源/地焊盘。

4.一种板载ISP存储器芯片的PCB拼板的烧录方法,其特征在于,包括以下步骤:

A、多路复用SPI总线接口的固件ISP烧录器从其内部存储器读入目标固件文件数据到内存,并获得PCB拼板上的目标ISP存储器芯片的数量n,其中n为正整数;

B、多路复用SPI总线接口的固件ISP烧录器将其n个片选信号CS1到CSn设置为同时随动CS模式,即n个片选信号CS[1..n]跟随四线SPI总线信号的片选信号电平的变化而同时变化;

C、多路复用SPI总线接口的固件ISP烧录器根据目标ISP存储器芯片的下载固件数据所要求的时序,通过改变针床测试接口上的MOSI、MISO、SCK和CS1到CSn信号状态,逐页下发命令和数据流到PCB拼板上的n个目标ISP存储器芯片中,完成同时下载固件数据;

D、设置计数器counter初始值为1,多路复用SPI总线接口的固件ISP烧录器将CS[counter]片选信号设置为独立随动CS模式,即只有其中1个片选信号CS[counter]跟随四线SPI总线信号的片选信号电平的变化而变化,其余的片选信号处于使目标ISP存储器芯片不被选中的电平状态;

E、多路复用SPI总线接口的固件ISP烧录器根据目标ISP存储器芯片的下载固件所要求的特殊时序,通过改变针床测试接口上的MOSI、MISO、SCK和CS1到CSn信号状态,逐页回读被CS[counter]片选信号选中的目标ISP存储器芯片的已下载固件数据,并用内存数据和回读数据进行校验;

F、计数器counter自加1,并判断计数器counter是否大于PCB拼板上的目标ISP存储器芯片的数量n,如果计数器counter不大于n就返回步骤D,指定下一个片选信号设置为独立随动CS模式,然后进行固件数据校验,如果计数器值大于目标数量n,则表明已遍历所有目标ISP存储器芯片,完成分时校验固件数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都优博创技术有限公司,未经成都优博创技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010127010.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top