[发明专利]可提高稳定性的输出缓冲电路在审
| 申请号: | 201010126909.3 | 申请日: | 2010-03-04 |
| 公开(公告)号: | CN102195635A | 公开(公告)日: | 2011-09-21 |
| 发明(设计)人: | 许筱妊;陈季廷;郭耀鸿 | 申请(专利权)人: | 联咏科技股份有限公司 |
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175;G09G3/20 |
| 代理公司: | 北京市浩天知识产权代理事务所 11276 | 代理人: | 刘云贵 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 提高 稳定性 输出 缓冲 电路 | ||
1.一种可提高稳定性的输出缓冲电路,其特征在于,包含有:
运算放大器,具有正输入端、负输入端及输出端,该输出端反馈耦接于该负输入端,该运算放大器根据该正输入端所接收的输入电压,产生具有相对应水平的输出电压至该输出端;
电容负载;以及
输出控制单元,耦接于该运算放大器的该输出端及该电容负载之间,用来控制该运算放大器的该输出端与该电容负载间的电性连接,以形成信号输出路径,并在该信号输出路径形成时,调整该信号输出路径的阻抗大小。
2.如权利要求1所述的输出缓冲器电路,其特征在于,该输出控制单元包含有:
多个输出开关,分别用来导通或关闭该运算放大器的该输出端与该电容负载间的电性连接,以形成该信号输出路径;
其中,该多个输出开关中导通的开关数量决定该信号输出路径的阻抗大小。
3.如权利要求2所述的输出缓冲器电路,其特征在于,该多个输出开关在该运算放大器欲输出该输出电压对该电容负载进行充电时全部开启,并在该电容负载被充电至一预设水平时部分关闭,以提高该信号输出路径的阻抗大小。
4.如权利要求2所述的输出缓冲器电路,其特征在于,该多个输出开关在该运算放大器欲输出该输出电压对该电容负载进行充电时全部开启,并在一预设时间的后部分关闭,以提高该信号输出路径的阻抗大小。
5.如权利要求2所述的输出缓冲器电路,其特征在于,该多个输出开关的每个输出开关是由PMOS开关、NMOS开关或CMOS传输闸实现。
6.如权利要求2所述的输出缓冲器电路,其特征在于,还包含有控制信号产生单元,耦接于该多个输出开关,用来产生该多个输出开关的控制信号,以控制该多个输出开关的导通数量。
7.如权利要求1所述的输出缓冲器电路,其特征在于,该输出控制单元包含有:
输出开关,用来导通或关闭该运算放大器的该输出端与该电容负载间的电性连接,以形成该信号输出路径;
其中,该输出开关的导通程度决定该信号输出路径的阻抗大小。
8.如权利要求7所述的输出缓冲器电路,其特征在于,该输出开关在该运算放大器欲输出该输出电压对该电容负载进行充电时完全导通,而在该电容负载被充电至一预设水平时部分导通,以提高该信号输出路径的阻抗大小。
9.如权利要求7所述的输出缓冲器电路,其特征在于,该输出开关在该运算放大器欲输出该输出电压对该电容负载进行充电时完全导通,而在该电容负载被充电至一预设水平时部分导通,以提高该信号输出路径的阻抗大小。
10.如权利要求7所述的输出缓冲器电路,其特征在于,该输出开关是PMOS开关、NMOS开关或CMOS传输闸。
11.如权利要求7所述的输出缓冲器电路,其特征在于,还包含有控制信号产生单元,耦接于该输出开关,用来产生该输出开关的控制信号,以控制该输出开关的导通程度。
12.如权利要求11所述的输出缓冲器电路,其特征在于,该控制信号产生单元包含有:
多个水平转换器,分别根据逻辑信号,产生多个供应电压水平;以及
多任务器,耦接于该多个水平转换器,用来切换输出该多个供应电压水平,以产生该控制信号。
13.如权利要求1所述的输出缓冲器电路,其特征在于,应用于显示器驱动电路。
14.如权利要求13所述的输出缓冲器电路,其特征在于,该显示器驱动电路是源极驱动器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010126909.3/1.html,转载请声明来源钻瓜专利网。





