[发明专利]内部整合电路/串列周边介面主控介面电路结构无效
| 申请号: | 201010110886.7 | 申请日: | 2010-01-25 |
| 公开(公告)号: | CN102135948A | 公开(公告)日: | 2011-07-27 |
| 发明(设计)人: | 张琦栋;范秀铭;蔡传庆 | 申请(专利权)人: | 安国国际科技股份有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/38 |
| 代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
| 地址: | 中国台湾台北*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 内部 整合 电路 串列 周边 介面 主控 结构 | ||
1.一种内部整合电路/串列周边介面主控介面电路结构,其特征在于其包括:
一I2C主控模组,其至少具有一I2C时脉埠及一I2C资料埠;以及
一SPI主控模组,其至少具有一SPI时脉埠、一SPI资料输入埠、一SPI资料输出埠及一SPI晶片致能埠;
其中该I2C时脉埠与该SPI晶片致能埠电性连接后形成一I2C时脉/SPI晶片致能输出/入端;该I2C资料埠与该SPI资料输入埠及该SPI资料输出埠电性连接后形成一I2C/SPI资料输出/入端;该SPI时脉埠形成一SPI时脉输出端;又该I2C主控模组及该SPI主控模组被二选一的致能以进行工作。
2.根据权利要求1所述的内部整合电路/串列周边介面主控介面电路结构,其特征在于其进一步具有一I2C/SPI选择单元,以二选一的致能该I2C主控模组或该SPI主控模组。
3.一种用于上述内部整合电路/串列周边介面主控介面电路结构的主控介面集成电路结构,其特征在于其包括:
一I2C主控模组,其至少具有一I2C时脉埠及一I2C资料埠;以及
一SPI主控模组,其至少具有一SPI时脉埠、一SPI资料输入埠、一SPI资料输出埠及一SPI晶片致能埠;
其中该I2C主控模组及该SPI主控模组整合于同一集成电路中,该I2C时脉埠与该SPI晶片致能埠电性连接后形成一I2C时脉/SPI晶片致能输出/入端;该I2C资料埠与该SPI资料输入埠及该SPI资料输出埠电性连接后形成一I2C/SPI资料输出/入端;该SPI时脉埠形成一SPI时脉输出端;又该I2C主控模组及该SPI主控模组被二选一的致能以进行工作。
4.根据权利要求3所述的用于上述内部整合电路/串列周边介面主控介面电路结构的主控介面集成电路结构,其特征在于其进一步具有一I2C/SPI选择单元,以二选一的致能该I2C主控模组或该SPI主控模组。
5.一种用于上述内部整合电路/串列周边介面主控介面电路结构的总线结构,其应用于一I2C/SPI主控介面电路/集成电路结构中,以进行一第一传输状态及一第二传输状态,其特征在于其包括:
一第一传输线,用以双向传输一I2C时脉信号/一SPI晶片致能信号;
一第二传输线,用以双向传输一I2C资料信号/一SPI资料输入输出信号;以及
一第三传输线,用以由主控端对受控端单向传输一SPI时脉信号;
其中于该第一传输状态时,该第一传输线及该第二传输线用以分别传送该I2C时脉信号及该I2C资料信号,又于该第二传输状态时,该第一传输线、该第二传输线及该第三传输线用以分别传送该SPI晶片致能信号、该SPI资料输入输出信号及该SPI时脉信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安国国际科技股份有限公司,未经安国国际科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010110886.7/1.html,转载请声明来源钻瓜专利网。





