[发明专利]对数放大器有效
申请号: | 201010034479.2 | 申请日: | 2010-01-21 |
公开(公告)号: | CN101777876A | 公开(公告)日: | 2010-07-14 |
发明(设计)人: | 赵博;杨华中 | 申请(专利权)人: | 清华大学 |
主分类号: | H03F1/02 | 分类号: | H03F1/02;H03F3/00 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 胡小永 |
地址: | 100084北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 对数放大器 | ||
1.一种对数放大器,其特征在于,包括:
一个折叠结构的减法器,所述减法器的第一差分输入端与所述对 数放大器的差分输入端相连接;
N个折叠结构的放大器,N大于等于1,第一折叠结构的放大器的 差分输入端与所述减法器的差分输出端相连接,第N折叠结构的放大 器的差分输入端与第N-1折叠结构的放大器的差分输出端相连接,第 N折叠结构的放大器的差分输出端与所述对数放大器的差分输出端 相连接;所述减法器的第一偏置电压输入端、各个所述折叠结构的放 大器的第一偏置电压输入端与所述对数放大器的第一偏置电压输入 端相连接,所述减法器的第二偏置电压输入端、各个所述折叠结构的 放大器的第二偏置电压输入端与所述对数放大器的第二偏置电压输 入端相连接;
N+2个电流减法器结构的整流器,第一整流器的差分输入端与所 述对数放大器的差分输入端相连接,第二整流器的差分输入端与所述 减法器的差分输出端相连接,第三整流器的差分输入端与所述第一折 叠结构的放大器的差分输出端相连接,第N+2整流器的差分输入端与 所述第N折叠结构的放大器的差分输出端相连接;各个所述整流器的 第一偏置电压输入端与所述对数放大器的第三偏置电压输入端相连 接,各个所述整流器的第二偏置电压输入端与所述对数放大器的第四 偏置电压输入端相连接,各个所述整流器的输出端与所述对数放大器 的对数输出端相连接;
第一可变电容阵列,连接所述对数放大器的对数输出端和电源;
第二可变电容阵列,所述第二可变电容阵列的两端与所述减法器 的第二差分输入端相连接,所述第二可变电容阵列的控制字输入端与 所述第一可变电容阵列的控制字输入端相连接后,连接到所述对数放 大器的控制字输入端;
第一电阻阵列,连接所述对数放大器的对数输出端和电源;
第二电阻阵列,连接所述减法器的第二差分输入端的同相输入端 和所述第N折叠结构的放大器的差分输出端的同相输出端;
第三电阻阵列,连接所述减法器的第二差分输入端的反相输入端 和所述第N折叠结构的放大器的差分输出端的反相输出端。
2.如权利要求1所述的对数放大器,其特征在于,还包括:
时间常数校正电路,所述时间常数校正电路的控制字输出端与所 述第一电容阵列的控制字输入端和第二电容阵列的控制字输入端相 连接。
3.如权利要求1或2所述的对数放大器,其特征在于,各个所 述可变电容阵列均包括:
至少四个NMOS管,其中第一NMOS管的源极、第二NMOS 管的源极与各个所述可变电容阵列的第一端相连接;其中第三NMOS 管的漏极与第四NMOS管的漏极相连接,所述第一NMOS管的漏极 与所述第三NMOS管的源极相连接,所述第二NMOS管的漏极与所 述第四NMOS管的源极相连接,所述第一NMOS管的栅极与控制字 第一位的输入端相连接,所述第二NMOS管的栅极与控制字第二位 的输入端相连接;
至少两个反相器,其中第一反相器的输入端与所述第一NMOS 管的栅极相连接,所述第一反相器的输出端与所述第三NMOS管的 栅极相连接;其中第二反相器的输入端与所述第二NMOS管的栅极 相连接,所述第二反相器的输出端与所述第四NMOS管的栅极相连 接;
至少两个电容,其中第一电容连接所述第一NMOS管的漏极和 各个所述可变电容阵列的第二端,其中第二电容连接所述第二NMOS 管的漏极和各个所述可变电容阵列的第二端;
两个电阻,其中第一电阻连接所述第三NMOS管的漏极和电源, 其中第二电阻连接所述第三NMOS管的漏极和地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010034479.2/1.html,转载请声明来源钻瓜专利网。