[发明专利]电感负载的驱动电路有效

专利信息
申请号: 200980105683.4 申请日: 2009-02-16
公开(公告)号: CN102067422A 公开(公告)日: 2011-05-18
发明(设计)人: 高下彰志 申请(专利权)人: 株式会社岛精机制作所
主分类号: H02M1/32 分类号: H02M1/32;H02M7/5387
代理公司: 中原信达知识产权代理有限责任公司 11219 代理人: 高培培;车文
地址: 日本和*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 电感 负载 驱动 电路
【权利要求书】:

1.一种电感负载的驱动电路,其中,

在串联连接的第一及第二晶体管的中间点与串联连接的第三及第四晶体管的中间点之间配置电感负载,

在所述第一及第三晶体管的源极或发射极与直流电源之间配置保护电阻,在所述第二及第四晶体管的低电位侧与大地之间配置检测电阻,并且,设有:

驱动单元,向所述第一及第三晶体管的门极或基极分别输入一定电位的驱动信号,从而驱动所述第一及第三晶体管;及

检测单元,向所述电感负载通电时,在施加于所述检测电阻的电压持续规定时间以上处于对地短路检测用的阈值以下时,使来自所述驱动单元的驱动信号断开。

2.如权利要求1所述的电感负载的驱动电路,其特征在于,

通过分别使所述第一~第四晶体管导通/截止,来对所述电感负载进行开关控制,并且,

所述检测单元包括将施加于所述检测电阻的电压与所述阈值进行比较的比较器、和检测出比较器的信号在所述规定时间以上的期间未发生变化而使所述驱动信号断开的单元。

3.如权利要求1或2所述的电感负载的驱动电路,其特征在于,

以在所述第一晶体管导通的期间使所述第四晶体管导通/截止、在所述第三晶体管导通的期间使所述第二晶体管导通/截止的方式,使所述第一及第三晶体管导通的占空比分别比第二及第四晶体管导通的占空比大。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社岛精机制作所,未经株式会社岛精机制作所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200980105683.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top