[实用新型]基于时间分集的低门限调制解调器有效
| 申请号: | 200920104261.2 | 申请日: | 2009-08-12 |
| 公开(公告)号: | CN201467161U | 公开(公告)日: | 2010-05-12 |
| 发明(设计)人: | 孙柏昶;刘莹;吴丹;卢坡;韩明钥;宋迎东;陈雁 | 申请(专利权)人: | 中国电子科技集团公司第五十四研究所 |
| 主分类号: | H04L27/10 | 分类号: | H04L27/10;H04B7/02;H04B1/40 |
| 代理公司: | 石家庄科诚专利事务所 13113 | 代理人: | 王文庆 |
| 地址: | 050081 河北省石家庄市中*** | 国省代码: | 河北;13 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 时间 分集 门限 调制解调器 | ||
技术领域
本实用新型涉及通信领域中的一种基于时间分集的低门限调制解调器,特别适用于功率受限条件下,超远距离无线衰落信道中的最低限度通信系统调制解调器的装置。
背景技术
传统的超视距无线通信设备中采用空间分集、频率分集等方式来对抗由于信道衰落造成的突发误码,但是采用空间分集、频率分集时一方面增加了硬件成本,另一方面也占用了较多的频率资源,在极低速通信系统中,只限于传输非实时的短信息,对系统的传输时延要求较低,这时使用频率分集、空间分集等手段虽然也能取得分集效果,但是必然会增加设备硬件成本的、降低设备的抗截获能力。
实用新型内容
本实用新型的目的在于避免上述背景技术中的不足之处而提供一种具有抗衰落能力且不增加额外的硬件成本的极低速无线通信调制解调器。本实用新型调制解调器使用时间分集技术,在不增加其他分集措施的基础上,达到了与频率分集、空间分集相同的平滑信道衰落的能力,另外使用时间分集之后减小了通信信号的符号宽度,大大降低了极低速通信系统中,接收机对频率稳定度的要求,该设备还具有抗截获能力强,传播可靠度高、结构简单等特点。
本实用新型的目的是这样实现的:
一种基于时间分集的低门限调制解调器,它包括辅助复/分接器、时间分集信号产生器、FSK低中频调制器、D/A变换器、本振模块、混频器、带通滤波器、放大器、中频放大器、A/D变换器、FFT检测器、时间分集FSK解调器、数字锁相环、电源,还包括时间分集信号产生器、时间分集FSK解调器,所述的辅助复/分接器的输入端口1、2通过信号线分别与输入时钟端口A、数据端口B连接,其输入端口7、8分别与时间分集FSK解调器的输出时钟端口1、数据端口2相连,其输出端口3、4通过信号线与时钟、数据输出端口E、F相连,其输出端口5、6与时间分集信号产生器输入端口1、2相连;FSK低中频调制器的输入端口1与时间分集信号产生器的输出端口4相连,其输出端口3与D/A变换器的输入端口1相连;混频器的输入端口1与D/A变换器的输出端口2相连,其输入端口2与本振模块的输出端口1相连,其输出端口3与带通滤波器的输入端口1相连;放大器的输入端口1与带通滤波器的输出端口2相连,其输出端口2通过中频电缆与中频信号输出端口C相连;中频放大器的输入端口1通过中频电缆与接收信号输入端口D相连,其输出端口与A/D变换器的输入端口1相连;FFT检测器的输入端口1与A/D变换器的输出端口2相连;时间分集FSK解调器的输出端口3、4分别与辅助复/分接器的输入端口8、7相连;数字锁相环的输入端口1通过中频电缆与高稳钟输入端口G相连,其输出端口2、3、4分别与时间分集信号产生器的输入端口3、FSK低中频调制器的输入端口2、时间分集FSK解调器的输入端口2相连。
时间分集信号产生器包括信息分段处理器、使能控制器、分集缓存器至、时间分集帧头存储器、读取控制计数器、时间分集信号合成器,所述的信息分段处理器的输入端口1、2分别与辅助复/分接器的输出端口5、6相连,其输出端口3、4分别与分集缓存器的输入端口1相连,输出端口5与使能控制器的输出端口1相连;分集缓存器各输入端口2与读取控制技术器的输出端口2、3相连,各输出端口3与时间分集信号合成器的输入端口1、2相连;时间分集帧头存储器的输入端口1与读取控制计数器的输出端口1相连,其输出端口3与时间分集信号合成器的输入端口3相连;时间分集信号合成器的输出端口4与FSK低中频调制器的输入端口1相连.
时间分集FSK解调器包括串行积分器、帧同步提取器、并串转换器、分集延迟器、分集合并器、输出缓存器、判决输出器,所述的积分器的输入端口1与FFT检测器的输出端口2相连,其输出端口2与并串转换器的输入端口1相连;并串转换器的输出端口2与帧同步提取器的输入端口1相连,其3、4、5、6分别与分集延迟器输入端口1相连;分集合并器的输入端口1、2、3、4分别与分集延迟器的输出端口2相连,其输入端口5与帧同步提取器的输出端口2相连,输出端口6与输出缓存器的输入端口1相连;判决输出器的输入端口1与输出缓存器的输出端口2相连,其输出端口3、4分别与辅助复/分接器的输入端口7、8相连。
本实用新型相比背景技术具有如下优点:
1.本实用新型采用了时间分集信号产生器2和时间分集FSK解调器12,采用时间分集技术,在不增加系统其他硬件开销的情况下增加了系统的分集重数,提高了系统的可靠性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920104261.2/2.html,转载请声明来源钻瓜专利网。





