[发明专利]实现多线路E1捆绑的方法和网桥无效
| 申请号: | 200910265018.3 | 申请日: | 2009-12-29 |
| 公开(公告)号: | CN101789843A | 公开(公告)日: | 2010-07-28 |
| 发明(设计)人: | 刘进;李建国;冯克平 | 申请(专利权)人: | 迈普通信技术股份有限公司 |
| 主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L29/08;H04L29/06;H04L12/56 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 610041 四川省*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 实现 线路 e1 捆绑 方法 | ||
技术领域
本发明涉及网络通信领域中SDH(Synchronous Digital Hierarchy,同步数字体系)传输网的E1通信技术,尤其涉及多线路E1捆绑的技术。
背景技术
在传统的SDH传输网中,终端用户一般通过以太网连接网桥,网桥再利用多线路E1通过SDH网络连接上端通信设备。如图1所示是最常见的网络连接方式,服务器A和终端设备B之间通过上端通信设备A、网桥B分别连入网络进行通信;上端通信设备A与网桥B之间利用E1线路连接;本领域技术人员都知道,普通一条E1线路的带宽为2M(实际有效的带宽还要小于2M),当上端通信设备A与网桥B之间的E1链路需要2M以上有效的通信带宽时,则需要在上端通信设备A与网桥B之间连接多条E1线路,并将这些E1线路进行有效捆绑。
目前,要求采用支持多线路E1捆绑的网桥来组建网络的需求越来越多,现有多E1线路捆绑技术的实现一般采用国际电联(International Telecommunication Union,简称ITU)的标准或自定义的字节间插方式。以上两种方式的实现原理是,网桥利用E1固定的帧格式,把用户端的以太数据平均分配到不同E1的固定时隙进行发送;接收来自上端通信设备的数据时,网桥把不同E1线路接收到的数据根据固定时隙及开销信息进行重组,从而恢复出原始的上端数据;这种技术的优点在于报文延时小,E1线路带宽利用率高;但是以上方式也是有缺陷的,如果线路不稳定,那么转发时延就不固定;报文传输的质量就无法保证,尤其如视频数据等;如果要改进这种缺陷,就需要在硬件上进行改进,即更换上端通信设备和各个网点的网桥设备,成本较高,不利于保护原有网络投资。
发明内容
本发明的目的在于提供一种多E1线路捆绑的方法及网桥,使得现有网络中已经部署了的上端通信设备仅需升级软件,就能够与新部署的具有多线路E1捆绑能力的网桥互通。
解决上述技术问题,本发明的发明目的之一是,提供一种实现多E1线路捆绑的方法,包括如下步骤:
a、在发送端,将业务数据按以太数据帧为单位分割成数据块,在向各个E1线路发送前,根据以太数据帧到达的先后顺序将数据块进行连续编号;
b、将携带编号信息的数据块添加控制信息后,按HDLC报文格式进行封装,且只能通过一条E1线路发送;
c、在接收端,将从各个E1线路接收的HDLC报文解封装后,先保存在对应的接收缓冲区中,然后按编号顺序取出数据块,去掉编号信息即可恢复出原始的以太数据帧。
进一步的,步骤b中,发送端的各个E1线路设置相同的发送缓冲区,根据各个E1发送缓冲区的水位状态,将HDLC报文发送到最空闲的E1线路上。
进一步的,步骤b中,所述数据块的编号信息采用2字节长度字段,添加在数据块所在以太帧的帧头。
进一步的,步骤b中,所述的控制信息包括该报文是否数据报文的标识。
进一步的,所述的发送端为网桥或者路由设备。
进一步的,所述的接收端为网桥或者路由设备。
本发明的另一个目的是,提供一种实现多E1线路捆绑的网桥,包括CPU控制模块,以太网桥模块,多E1线路模块,随机存储器,其特征在于:所述网桥还包括多线路捆绑模块,所述多线路捆绑模块包括连接CPU控制模块的CPU接口模块、连接以太网桥模块的以太网桥接口模块和连接多E1线路模块的E1接口模块,还包括:
数据块编号模块:分别与以太网桥接口模块和HDLC收发控制模块连接,用于将从以太网桥接口模块收的以太数据帧划分为数据块,并进行顺序编号;
HDLC收发控制器模块:分别与数据块编号模块和发送调度模块连接;用于把每个携带编号信息和控制信息的数据块按HDLC帧格式进行封装;
发送调度模块,分别与HDLC收发控制模块和E1接口模块连接;用于根据各个E1接口模块的发送缓冲状态,将按HDLC帧格式封装好的报文放入到最空闲的E1线路对应的缓冲区中。
进一步的,所述HDLC收发控制器模块还与E1接口模块连接,用于当从E1接口模块接收数据后,把来自不同E1线路模块的数据进行HDLC解封装,然后把解封装出来的数据块存放在随机存储器中。
进一步的,所述多线路捆绑模块,还包括接收排序模块,用于当从E1接口模块接收数据时,按编号顺序从随机存储器取出数据块,去掉编号等信息后恢复出原始的以太帧。
进一步的,所述多线路捆绑模块是指FPGA功能模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于迈普通信技术股份有限公司,未经迈普通信技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910265018.3/2.html,转载请声明来源钻瓜专利网。





