[发明专利]输出缓冲器电路和集成电路无效
| 申请号: | 200910203062.1 | 申请日: | 2009-05-19 |
| 公开(公告)号: | CN101588169A | 公开(公告)日: | 2009-11-25 |
| 发明(设计)人: | 小菅学 | 申请(专利权)人: | 索尼株式会社 |
| 主分类号: | H03K19/00 | 分类号: | H03K19/00 |
| 代理公司: | 北京市柳沈律师事务所 | 代理人: | 周少杰 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 输出 缓冲器 电路 集成电路 | ||
1.一种输出缓冲器电路,包括:
电源;
输出电路,具有
第一场效应晶体管,以及
第二场效应晶体管,
通过经由用作输出节点的连接点将所述第一场效应晶体管的漏极电 极连接到所述第二场效应晶体管的漏极电极,将所述第一场效应晶体管和所 述第二场效应晶体管串联连接在电源和参照电势之间;
输出控制电路,用于控制使得所述输出电路的输出处于第一电平的状态、 第二电平的状态或高阻抗状态的操作;
基底电压控制电路,用于在所述电源处于导通状态时,将所述输出电路 中采用的所述第一场效应晶体管的基底连接到所述输出电路的所述电源;
栅极电压控制电路,用于在所述输出缓冲器电路的所述电源已经处于截 止状态、并且从连接到所述输出电路的所述输出节点的另一集成电路接收的 信号已经处于所述第一电平的所述状态时,将从所述另一集成电路接收的所 述信号提供给所述输出电路中采用的所述第一场效应晶体管的栅极电极;以 及
信号提供部分,被配置为在所述输出缓冲器电路的所述电源已经处于截 止状态、并且从连接到所述输出电路的所述输出节点的另一集成电路接收的 信号已经处于所述第一电平的所述状态时,将从所述另一集成电路接收的所 述信号提供给所述输出电路中采用的所述第一场效应晶体管的基底;
其中,所述基底电压控制电路采用:
第一开关,其连接在所述电源和所述输出电路中采用的所述第一场 效应晶体管的所述基底之间,以及
第一控制部分,被配置为控制当所述电源处于导通状态时使得所述 第一开关处于导通状态的操作、以及当所述电源处于截止状态时使得所述第 一开关处于截止状态的操作;以及
所述栅极电压控制电路采用
第二开关,其连接在用于控制在所述输出电路中采用的所述第一场 效应晶体管的所述栅极电极上出现的电势的第一栅极控制线、和接线到所述 第一场效应晶体管的所述栅极电极的第二栅极控制线之间,
第三开关,其连接在所述输出电路的所述输出节点、和接线到所述 输出电路中采用的所述第一场效应晶体管的所述栅极电极的所述第二栅极控 制线之间,以及
第二控制部分,被配置为控制当所述电源处于导通状态时使得所述 第二开关处于导通状态并使得所述第三开关处于截止状态的操作、以及当所 述电源处于截止状态时使得所述第二开关处于截止状态并使得所述第三开关 处于导通状态的操作。
2.如权利要求1所述的输出缓冲器电路,其中所述信号提供部分实现为 正-负二极管,所述正-负二极管在所述输出电路中采用的所述第一场效应 晶体管的漏极区域和基底之间创建,以用作用于将从所述另一集成电路接收 的信号作为设置在所述第一电平的所述状态的信号、提供给所述基底的二极 管。
3.如权利要求1所述的输出缓冲器电路,其中当所述输出缓冲器电路的 所述电源已经处于截止状态时,所述信号提供部分将在所述输出电路中采用 的所述第一场效应晶体管的所述基底选择性地连接到所述输出电路的所述输 出节点,以便将从连接到所述输出节点的所述另一集成电路接收的信号作为 设置在所述第一电平的所述状态的信号,提供给所述第一场效应晶体管的所 述基底。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼株式会社,未经索尼株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910203062.1/1.html,转载请声明来源钻瓜专利网。





