[发明专利]用于数模混合信号芯片的可测性电路无效
申请号: | 200910202051.1 | 申请日: | 2009-12-30 |
公开(公告)号: | CN102117343A | 公开(公告)日: | 2011-07-06 |
发明(设计)人: | 范志祥;刘颖 | 申请(专利权)人: | 上海华虹集成电路有限责任公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 张骥 |
地址: | 200203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 数模 混合 信号 芯片 可测性 电路 | ||
1.一种用于数模混合信号芯片的可测性电路,其特征在于:
所述可测性电路包括:多路选择模块,控制模块,电压跟随器模块,以及数字输出缓冲器模块;
所述多路选择模块用于根据使能信号和选择信号,来选择需要观测的信号,并将该待观测信号送入电压跟随器模块或数字输出缓冲器模块;
所述控制模块用于根据使能信号和选择信号来产生控制信号,选择是打开电压跟随器模块还是数字输出缓冲器模块,若待观测信号是模拟信号则打开电压跟随器模块,若待观测信号是数字信号则打开数字输出缓冲器模块;
所述电压跟随器模块或数字输出缓冲器模块将处理后的待观测信号输出至测试输出端口。
2.如权利要求1所述的可测性电路,其特征在于:所述选择信号由用户采用可编程设备输入产生。
3.如权利要求1所述的可测性电路,其特征在于:所述电压跟随器模块用于缓冲模拟信号。
4.如权利要求1所述的可测性电路,其特征在于:所述数字输出缓冲电路用于缓冲数字信号。
5.如权利要求1所述的可测性电路,其特征在于:所述可测性电路的测试输出端口加入了用于静电防护的保护电阻,且所述保护电阻放在所述电压跟随器电路环路之内。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910202051.1/1.html,转载请声明来源钻瓜专利网。