[发明专利]一种时钟信号转换器及转换方法无效
| 申请号: | 200910047410.0 | 申请日: | 2009-03-12 |
| 公开(公告)号: | CN101835286A | 公开(公告)日: | 2010-09-15 |
| 发明(设计)人: | 李华刚 | 申请(专利权)人: | 上海科泰信息技术有限公司 |
| 主分类号: | H04W88/08 | 分类号: | H04W88/08;H04W92/12 |
| 代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 王敏杰 |
| 地址: | 200092 上海市控江*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时钟 信号 转换器 转换 方法 | ||
技术领域
本发明涉及一种本发明涉及一种信号转换技术,特别是涉及一种时钟信号转换器及其转换方法。
背景技术
V35是同步的串行数据接口,具有高可靠的连接性,支持比异步串口(如RS-232)更长的传送距离和更高的数据率。它作为一种通用的对外接口技术被广泛使用于目前的电信接入设备。在设备内部,V35接口模块与业务处理模块通信通常使用E1总线通信。E1信号为2.048M双向对称的连续数据流,分为32个时隙,每个时隙对应于64K的数据。V35为N*64K的数据流,N=(1-32),即64K至2.048M,分别对应E1的1-32个时隙。因此,需要进行V35借口与E1接口的时钟或数据的转换。
如图1所示,图1为现有技术的V35接口与E1接口转换示意图。当E1向V35接口发送数据时,E1通过用于同步定位时钟8K和工作时15钟2.048M把数据写入现场可编程门阵列内部的发送随机存取器进行缓存,每个周期写入若干个时隙的数据。V35接口用V35时钟选择模块103选择的工作时钟N*64K把数据从发送随机存取器101读出来,经过电平转换芯片106后送到对端设备。和发送刚好相反,V35接口用V35时钟选择模块103选择的工作时钟的N*64K把对端20设备送过来的数据写入接收随机存取器102。E1通过用于同步定位时钟8K和工作时钟2.048M从FPGA内部的接收随机存取器102读出来,每个周期读出若干个时隙的数据。图中,现有技术的时钟转换如下:本端设备的2.048M时钟经过分频锁相环模块104后产生N*64K时钟,并送给V35时钟选择模块103.V35时钟选择模块根据单板工作模式选择来自V35接口的N*64K时钟或者来自锁相环产生的N*64K时钟作为随机存取器102的接收以及随机存取器101的发送时钟。其中,来自V35接口的时钟实际上是对端设备把本端设备的发送时钟直接返回,并未真正使用对端设提供的时钟源。本端设备的2.048M时钟经过分频模块105产生同步定位时钟,作为E1接口的收发时钟。由于V35接口和E1接口转换的所有时钟必须由同一个时钟源产生,才能保证每个周期E1收发的数据量和V35收发数据量一致,从而保证转换正常。而从上面时钟的转换可以看到,由于不能把来自对端设备的N*64K时钟转换成E1工作时钟2.048M,E1接口的2.048M时钟只能由本端设备供给,不能使用对端提供的时钟,所以只能使用本端设备的时钟,也就是只能工作DCE模式下。
发明内容
本发明的目的在于提供一种时钟信号转换器,转换V35和E1接口的时钟信号,以使得本端设备既可使用本端设提供的时钟,也可使用对端提供的时钟。
本发明通过以下技术方案实现:
一种时钟信号转换器包括CPU接口,其中,所述的转换器包括转换模块、FIFO、工作选择模块、时钟模块、自检模块;所述时钟模块连接于转换模块的一端上,转换模块的另一端与FIFO的一端相连,第三端与CPU接口的一端连接;所述自检模块连接于工作选择模块的一端上,工作选择模块的另一端与FIFO的一端相连,第三端与CPU接口的一端相连;所述CPU接口的第三端与FIFO相连;
上述的时钟信号转换器,其中,所述的时钟信号转换器中的转换模块包括E1接口,时钟提取模块,HDB3解码模块,E1解帧模块,E1成帧模块,HDB3编码模块;所述的E1接口一端与外部连接,另一端与时钟提取模块一端连接,第三端与HDB3解码模块一端连接,时钟提取模块的另一端连接于E1解帧模块上,HDB3模块的另一端与E1解帧模块相连,E1解帧模块的第三端连接至FIFO;FIFO的另一端与E1成帧模块相连,E1成帧模块另一端与HDB3编码模块的一端相连,HDB3编码模块的另一端与外部相连;
上述的时钟信号转换器,其中,所述的时钟信号转换器中的工作选择模块包括V35接口和DCE/DTE工作模式选择模块,所述的V35接口分别与DCE、DTE工作模式选择模块连接;
上述的时钟信号转换器,其中,所述的时钟信号转换器中的时钟模块包括外部晶振和锁相环;所述的外部晶振和锁相环依次连接;
上述的时钟信号转换器,其中,所述的时钟信号转换器中的自检模块包括一个伪随机码发生器和一个伪随机码检测器;所述的伪随机码发生器与伪随机码检测器依次连接;
由于采用上述设计,本发明相比现有技术,具有以下优点:
1、本发明由于实现了V35接口和E1接口的信号转换,设备既可以工作在DCE模式下,也可以工作在DTE模式下,使得V35接口接入的装备更加灵活、方便;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海科泰信息技术有限公司,未经上海科泰信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910047410.0/2.html,转载请声明来源钻瓜专利网。





