[发明专利]一种时钟信号转换器及转换方法无效
| 申请号: | 200910047410.0 | 申请日: | 2009-03-12 |
| 公开(公告)号: | CN101835286A | 公开(公告)日: | 2010-09-15 |
| 发明(设计)人: | 李华刚 | 申请(专利权)人: | 上海科泰信息技术有限公司 |
| 主分类号: | H04W88/08 | 分类号: | H04W88/08;H04W92/12 |
| 代理公司: | 上海新天专利代理有限公司 31213 | 代理人: | 王敏杰 |
| 地址: | 200092 上海市控江*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 时钟 信号 转换器 转换 方法 | ||
1.一种时钟信号转换器,包括CPU接口,其特征在于:所述的转换器包括转换模块,FIFO,工作选择模块,时钟模块,自检模块;所述时钟模块连接于转换模块的一端上,转换模块的另一端与FIFO的一端相连,第三端与CPU接口的一端连接;所述自检模块连接于工作选择模块的一端上,工作选择模块的另一端与FIFO的一端相连,第三端与CPU接口的一端相连;所述CPU接口的第三端与FIFO相连。
2.根据权利要求1所述的时钟信号转换器,其特征在于:所述的时钟信号转换器中的转换模块包括E1接口,时钟提取模块,HDB3解码模块,E1解帧模块,E1成帧模块,HDB3编码模块;所述的E1接口一端与外部连接,另一端与时钟提取模块一端连接,第三端与HDB3解码模块一端连接,时钟提取模块的另一端连接于E1解帧模块上,HDB3模块的另一端与E1解帧模块相连,E1解帧模块的第三端连接至FIFO;FIFO的另一端与E1成帧模块相连,E1成帧模块另一端与HDB3编码模块的一端相连,HDB3编码模块的另一端与外部相连。
3.根据权利要求1所述的时钟信号转换器,其特征在于:所述的时钟信号转换器中的工作选择模块包括V35接口和DCE/DTE工作模式选择模块,所述的V35接口分别与DCE、DTE工作模式选择模块连接。
4.根据权利要求1所述的时钟信号转换器,其特征在于:所述的时钟信号转换器中的时钟模块包括外部晶振和锁相环;所述的外部晶振和锁相环依次连接。
5.根据权利要求1所述的时钟信号转换器,其特征在于:所述的时钟信号转换器中的自检模块包括一个伪随机码发生器和一个伪随机码检测器;所述的伪随机码发生器与伪随机码检测器依次连接。
6.一种时钟信号转换方法,包括HDB3编解码模块,其特征在于:
其编码规则是:
1)先将消息代码变换成AMI码,若AMI码中连0的个数小于4,此时的AMI码就是HDB3码;
2)若AMI码中连0的个数大于4,则将每4个连0小段的第4个0变换成与前一个非0符号(+1或-1)同极性的符号,用V表示(+1→+V,-1→-V);3)为了不破坏极性交替反转,当相邻V符号之间有偶数个非0符号时,再将该小段的第1个0变换成+B或-B,B符号的极性与前一非符号的相反,并让后面的非零符号从V符号开始再交替变化。
7.根据权利要求6所述的时钟信号转换方法,其特征在于,所述HDB3模块的解码规则是:
1)从收到的符号序列中找到破坏极性交替的点V,可以断定V符号及其前面的3个符号必是连0符号,从而恢复4个连码;
2)再将所有的-1变换成+1后,就可以得到原消息代码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海科泰信息技术有限公司,未经上海科泰信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910047410.0/1.html,转载请声明来源钻瓜专利网。





