[发明专利]并行总线到RapidIO高速串行总线的转换装置有效
申请号: | 200910035133.1 | 申请日: | 2009-09-11 |
公开(公告)号: | CN101650701A | 公开(公告)日: | 2010-02-17 |
发明(设计)人: | 张保宁;蒋志焱 | 申请(专利权)人: | 中国电子科技集团公司第十四研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 南京知识律师事务所 | 代理人: | 汪旭东 |
地址: | 210000*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 并行 总线 rapidio 高速 串行 转换 装置 | ||
1.一种PowerPC并行总线到RapidIO高速串行总线的转换装置,其特征在于:包括RapidIO总线触发控制模块、存储器读写控制电路模块、Initiator Request模块、iresp_handler模块、Target模块、第一静态随机存取存储器、第二静态随机存取存储器、第三静态随机存取存储器、PowerPC系列处理器芯片7448、Xilinx公司的支持RapidIO高速串行总线IP CORE;
PowerPC系列处理器芯片7448构成的处理节点的并行总线接口分别与RapidIO总线触发控制模块、存储器读写控制电路模块相连接,RapidIO总线触发控制模块分别与Initiator Request模块、iresp_handler模块、Target模块相连接,第一、二、三静态随机存取存储器分别与存储器读写控制电路模块相连,Initiator Request模块与第一静态随机存取存储器连接,Iresp_handler模块与第二静态随机存取存储器连接,Target模块与第三静态随机存取存储器连接,Xilinx公司的支持RapidIO高速串行总线IP CORE的逻辑层提供用户逻辑层接口,用户需要对逻辑层接口的数据进行解析,其中基本的功能包括读操作、写操作以及无响应写操作,该接口包括Initiator Request signal、Iresp_handler signal、Target signal三种信号接口,信号接口Initiator Request signal与Initiator Request模块相连接、信号接口Iresp_handler signal与iresp_handler模块相连接、信号接口Target signal与Target模块相连接;
PowerPC系列处理器芯片7448构成的处理节点和RapidIO总线触发控制模块、存储器读写控制电路模块、Initiator Request模块、iresp_handler模块、Target模块、第一静态随机存取存储器、第二静态随机存取存储器、第三静态随机存取存储器、Xilinx公司的支持RapidIO高速串行总线IP CORE构成了一个RapidIO网络端点,它具有主从模式;在主工作模式下,它实现对其它RapidIO端点的读、写操作,在从工作模式下,它接收其它RapidIO端点发送的数据,不同RapidIO端点之间具有点对点的对等通信能力;每一种功能的实现都需要相关的功能模块,Initiator Request模块完成读/写操作的命令解析、数据打包工作,iresp_handler模块完成读操作的解包工作,Target模块完成写操作以及无响应写操作的解析工作,三块静态随机存取存储器主要用来存储数据,RapidIO总线触发控制模块由处理器控制,它用来触发RapidIO总线的启动工作,存储器读写控制电路模块在处理器和静态随机存取存储器之间构建了一条数据传输通道,能够完成处理器和RapidIO总线的数据交换工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十四研究所,未经中国电子科技集团公司第十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910035133.1/1.html,转载请声明来源钻瓜专利网。