[发明专利]一种集成电路无效
申请号: | 200910012999.0 | 申请日: | 2009-08-10 |
公开(公告)号: | CN101997532A | 公开(公告)日: | 2011-03-30 |
发明(设计)人: | 杜松 | 申请(专利权)人: | 杜松 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0185 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 110179 辽宁*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 集成电路 | ||
技术领域:
本发明涉及一种电路,更具体地说,是涉及一种接口电路结构的改进。
背景技术:
半导体集成电路是将晶体管,二极管等有源元件和电阻器,电容器等无源元件,按照一定的电路互联,“集成”在一块半导体单晶片上,完成特定的电路或者系统功能。
然而,由于科技的发展,半导体集成电路的集成度越来越高,随之而来的是半导体器件的耐压也越来越低了;现有的电路,如果外部半导体即成电路的电压大于栅极氧化膜电压时,就会造成栅极氧化膜的击穿或恶化;因此,即使是外部电压稍稍高于电源电压的情况也需要提高原电源电压的输出电路,带来很大的不便。
发明内容:
本发明就是针对上述问题,提供一种防止栅极氧化膜击穿或恶化的集成电路。
为实现上述目的,本发明采用如下技术方案,本发明包括信号发生电路、电压转换电路、上拉控制电路、下拉控制电路。
本发明的有益效果:
由于本发明输入以第一电源电位的一个电路的输出信号,根据该电路的输出信号从输出部向以第二电位为电源电位的其他电路输出信号的输出电路,因此,即便外部电压大于栅极氧化膜的耐压,也不会把这部分电压加到栅极氧化膜上,从而避免了栅极氧化膜被击穿或恶化。
附图说明:
图1是本发明的电路原理图。
具体实施方式:
本发明包括信号发生电路、电压转换电路、上拉控制电路、下拉控制电路。
所述的信号发生电路由输入信号IN和启动信号EN经过与门连接到N型晶体管N3的栅极上,输入信号IN经过非门和启动信号EN经过或非门连接到N型晶体管N8的栅极上。
所述的电压转换电路由P型晶体管P1、P2、P3、P4,N型晶体管N1、N2、N3、N4、N5组成;N型晶体管N1、N2的栅极相连,N1的源极同N2的漏极相连,N1的漏极连接到第一电源上,N2的源极连接到与门上;P型晶体管P1、P2的源极、栅极分别连接到第二电源上,P型晶体管P1的漏极连接到P型晶体管P3的源极上,P型晶体管P2的漏极连接到P型晶体管P4的源极上;P型晶体管P3、P4的漏极分别连接到N型晶体管N3、N4的漏极上,P型晶体管P3、P4的栅极分别连接到第一电源上;N型晶体管N3的源极连接到N型晶体管N5的漏极上;N型晶体管N5的栅极连接到第一电源上,源极接地;N型晶体管N4的源极连接到第一电源上。
所述的上拉控制电路由P型晶体管P5、P6组成,P型晶体管P5的源极连接到第二电源上,栅极连接到P型晶体管P1的栅极上,漏极与P型晶体管P6的源极相连;P型晶体管P6的栅极连接到第一电源上。
所述的下拉控制电路由N型晶体管N7、N8组成,N型晶体管N7的栅极连接到第一电源上,源极与P型晶体管P6的漏极相连,漏极与N型晶体管N8的源极相连;N型晶体管N8的栅极连接到或非门的输出端,漏极接地。
第一电源的电压小于集成电路栅极氧化膜的耐压,第二电源是外部集成电路的电源电压。
根据输出信号生成第一电源与接地电位的电位差为振幅的第一和第二控制信号的信号发生电路生成的第一控制信号作为输入,通过变换该第一控制信号的振幅,生成上拉控制信号并输出的电压转换电路,将从电压转换电路输出的上拉控制信号作为输入,根据该上拉控制信号的指示控制是否将输出部的电位上拉到第二电源的上拉控制电路和将信号发生电路生成的第二控制信号作为下拉控制信号输入并根据该下拉控制信号的指示控制是否将输出部的电位下拉到接地电位的下拉控制电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杜松,未经杜松许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910012999.0/2.html,转载请声明来源钻瓜专利网。