[发明专利]一种集成电路无效
申请号: | 200910012999.0 | 申请日: | 2009-08-10 |
公开(公告)号: | CN101997532A | 公开(公告)日: | 2011-03-30 |
发明(设计)人: | 杜松 | 申请(专利权)人: | 杜松 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0185 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 110179 辽宁*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 集成电路 | ||
1.一种集成电路,包括信号发生电路、电压转换电路、上拉控制电路、下拉控制电路。
2.根据权利要求1所述的一种集成电路,其特征在于所述的信号发生电路由输入信号(IN)和启动信号(EN)经过与门连接到N型晶体管(N3)的栅极上,输入信号(IN)经过非门和启动信号(EN)经过或非门连接到N型晶体管(N8)的栅极上。
3.根据权利要求1所述的一种集成电路,其特征在于所述的电压转换电路由P型晶体管(P1、P2、P3、P4),N型晶体管(N1、N2、N3、N4、N5)组成;N型晶体管(N1、N2)的栅极相连,(N1)的源极同(N2)的漏极相连,(N1)的漏极连接到第一电源上,(N2)的源极连接到与门上;P型晶体管(P1、P2)的源极、栅极分别连接到第二电源上,P型晶体管(P1)的漏极连接到P型晶体管(P3)的源极上,P型晶体管(P2)的漏极连接到P型晶体管(P4)的源极上;P型晶体管(P3、P4)的漏极分别连接到N型晶体管(N3、N4)的漏极上,P型晶体管(P3、P4)的栅极分别连接到第一电源上;N型晶体管(N3)的源极连接到N型晶体管(N5)的漏极上;N型晶体管(N5)的栅极连接到第一电源上,源极接地;N型晶体管(N4)的源极连接到第一电源上。
4.根据权利要求1所述的一种集成电路,其特征在于所述的上拉控制电路由P型晶体管(P5、P6)组成,P型晶体管(P5)的源极连接到第二电源上,栅极连接到P型晶体管(P1)的栅极上,漏极与P型晶体管(P6)的源极相连;P型晶体管(P6)的栅极连接到第一电源上。
5.根据权利要求1所述的一种集成电路,其特征在于所述的下拉控制电路由N型晶体管(N7、N8)组成,N型晶体管(N7)的栅极连接到第一电源上,源极与P型晶体管(P6)的漏极相连,漏极与N型晶体管(N8)的源极相连;N型晶体管(N8)的栅极连接到或非门的输出端,漏极接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杜松,未经杜松许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910012999.0/1.html,转载请声明来源钻瓜专利网。