[发明专利]主板供电电路无效
| 申请号: | 200810304945.7 | 申请日: | 2008-10-16 |
| 公开(公告)号: | CN101727158A | 公开(公告)日: | 2010-06-09 |
| 发明(设计)人: | 胡可友 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
| 主分类号: | G06F1/26 | 分类号: | G06F1/26 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 主板 供电 电路 | ||
技术领域
本发明涉及一种主板供电电路。
背景技术
电脑主板上的供电电路通常用于给主板上的不同芯片及零组件供电,其中包括给主板上的一MCH(Memory Controller Hub,内存控制中心,即传统意义上的北桥芯片)提供一1.25V的电压脉冲信号。主板的MCH负责连接CPU,AGP总线和内存。然而,由于现有主板供电电路提供给MCH的1.25V电压脉冲信号存在干扰信号,因而不够稳定,导致计算机经常出现死机。
发明内容
鉴于上述内容,有必要提供一种主板供电电路,可提供稳定的电压脉冲信号给内存控制中心。
一种主板供电电路,包括一第一NMOS场效应管、一第二NMOS场效应管、一第一电容、一第一电感以及一延时电路,所述第一NMOS场效应管的栅极与一电压调节模块的一高端门极驱动输出引脚相连,所述第一NMOS场效应管的源极与所述电压调节模块的一相位引脚相连,并通过所述第一电容与所述电压调节模块的一驱动引脚相连,同时还通过所述第一电感与一内存控制中心相连,所述第一NMOS场效应管的漏极与一系统电源相连;所述第二NMOS场效应管的栅极与所述电压调节模块的一低端门极驱动输出引脚相连,所述第二NMOS场效应管的源极接地,其漏极与所述第一NMOS场效应管的源极及所述延时电路相连;其中,所述电压调节模块的高端门极驱动输出引脚及低端门极驱动输出引脚分别用于驱动所述第一NMOS场效应管及第二NMOS场效应管,所述相位引脚输出一电压脉冲信号通过所述第一NMOS场效应管及第二NMOS场效应管交替导通为所述内存控制中心供电。
上述主板供电电路通过所述第二NMOS场效应管、第一NMOS场效应管交替导通,并经过所述延时电路为所述内存控制中心提供一稳定的电压脉冲信号。
附图说明
图1为本发明主板供电电路的较佳实施方式的电路图。
具体实施方式
下面参照附图结合具体实施方式对本发明作进一步的描述:
请参照图1,本发明主板供电电路的较佳实施方式包括一第一NMOS场效应管Q1、一第二NMOS场效应管Q2、两电感L1和L2、五电阻R1、R2、R3、R4和R5、六电容C1、C2、C3、C4、C5和C6、一VRM(Voltage Regulator Module,电压调节模块)10以及一PWM(Pulse WidthModulation,脉冲宽度调制)控制器20。
所述第一NMOS场效应管Q1的栅极通过所述电阻R1与所述VRM10的一UGATE(Upper Gatedrive output,第一门极驱动输出)引脚相连。所述第一NMOS场效应管Q1的源极与所述VRM10的一PHASE(相位)引脚相连,并经过所述电感L1与一MCH(Memory Controller Hub,内存控制中心)30相连,同时还依次通过所述电容C1以及电阻R2与所述VRM10的一BOOT(驱动)引脚相连。其中,所述电感L1可提供分流、滤波等作用。所述第一NMOS场效应管Q1的漏极通过所述电感L2与一电压为12V的系统电源12V_SYS相连,同时还分别通过所述电容C2、C3以及C4接地。
所述第二NMOS场效应管Q2的栅极通过所述电阻R3与所述VRM10的一LGATE(Lower Gatedrive output,第二门极驱动输出)引脚相连。所述第二NMOS场效应管Q2的源极接地。所述第二NMOS场效应管Q2的漏极与所述第一NMOS场效应管Q1的源极相连,并通过所述电阻R4与所述PWM(Pulse Width Modulation,脉冲宽度调制)控制器20的一VTT_OPS(Externalbuffer PWM current protection signal,过电流保护)引脚相连,所述VTT_OPS引脚用于为所述主板供电电路提供过电流保护作用。所述第二NMOS场效应管Q2的漏极还与一RC延时电路40相连。所述RC延时电路40包括所述电阻R5和所述电容C5。所述R5的电阻值介于2.09Ohm-2.31Ohm之间,所述电容C5的电容值为1nF。所述电阻R5的一端与所述第二NMOS场效应管Q2的漏极相连,另一端通过所述电容C5接地。其中,所述VRM10的UGATE引脚和LGATE引脚交替输出高电平信号驱动所述第一NMOS场效应管Q1、第二NMOS场效应管Q2导通,所述PHASE引脚通过所述第一NMOS场效应管Q1、第二NMOS场效应管Q2交替导通为所述MCH 30提供一1.25V的电压脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810304945.7/2.html,转载请声明来源钻瓜专利网。





