[发明专利]串列接口快取控制方法、控制器以及其微控制器系统有效
| 申请号: | 200810185029.6 | 申请日: | 2008-12-26 |
| 公开(公告)号: | CN101763314A | 公开(公告)日: | 2010-06-30 |
| 发明(设计)人: | 徐汉华 | 申请(专利权)人: | 凌阳创新科技股份有限公司 |
| 主分类号: | G06F12/08 | 分类号: | G06F12/08 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 任默闻 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 串列 接口 控制 方法 控制器 及其 系统 | ||
1.一种串列接口快取控制器,其特征在于,所述串列接口快取控制器使用于一微控制器系统,让所述微控制器系统经由一串列接口读取控制器从一外部存储器读取数据后,将其储存至一内部快取存储器,并控制一微控制器来读取所述内部快取存储器,所述微控制器所输出的微控制器的读取地址为A位,其中所述串列接口快取控制器包含:
一标签地址列寄存器,用来储存L个标签地址列,且所述L个标签地址列中的每一个包含一M位区块标签与一N位有效位区标签,其中所述M位区块标签用以记录所述内部快取存储器所储存的T位组数据的地址区域,且所述N位有效位区标签用以记录所述地址区域中的有效位区段,其中M为小于A的整数,且所述有效位区段的每个大小为T/N位组;
一比较控制单元,读取所述标签地址列寄存器中的L个标签地址列和所述微控制器的读取地址,进而比较所述L个标签地址列的M位区块标签的数据与所述微控制器的读取地址的[A-1,M]位数据、比较所述L个标签地址列的N位有效位区标签的数据与所述微控制器的读取地址的[M-1,K]位数据,并根据比较结果输出一比较信号、一内部快取存储器读取地址以及一外部存储器读取地址,其中所述N为2的K次方值;以及
一有限状态机,根据所述比较信号,用以控制所述微控制器利用所述内部快取存储器读取地址从所述内部快取存储器读取数据,或是根据所述外部存储器读取地址从所述外部存储器读取数据到所述内部快取存储器;
当在所述比较控制单元中所述L个标签地址列的M位区块标签的数据中均不存在所述微控制器的读取地址的[A-1,M]位数据时,或是所述L个标签地址列其中之一中的M位区块标签的数据与所述微控制器的读取地址的[A-1,M]位数据相同,但所述N位有效位区标签的数据与所述微控制器的读取地址的[M-1,K]位数据不对应时,所述串列接口快取控制器利用所述外部存储器读取地址从所述外部存储器读取数据至所述内部快取存储器,当中,每次从所述外部存储器所读取的数据少于T位组;
其中,所述比较控制单元在所述L个标签地址列的M位区块标签中的数据不存在所述微控制器的读取地址的[A-1,M]位数据时,会将所述微控制器的读取地址的[A-1,M]位数据更新到所述L个标签地址列其中之一中的M位区块标签。
2.如权利要求1所述的串列接口快取控制器,其特征在于,所述比较控制单元经由所述外部存储器所读取的数据皆为T/N位组。
3.如权利要求1所述的串列接口快取控制器,其特征在于,A为16、M为8、L为8、N为16、K为4、以及T为256。
4.如权利要求3所述的串列接口快取控制器,其特征在于,所述比较控制单元经由所述外部存储器所读取的数据为16位组。
5.如权利要求1所述的串列接口快取控制器,其特征在于,所述标签地址列寄存器的每列还包含P位的使用期标签。
6.如权利要求5所述的串列接口快取控制器,其特征在于,所述比较控制单元在所述L个标签地址列其中之一中的M位区块标签的数据与所述微控制器的读取地址的[A-1,M]位数据相同时,会增加所述标签地址列中P位的使用期标签的值。
7.如权利要求6所述的串列接口快取控制器,其特征在于,当所述L个标签地址列的M位区块标签的数据中均不存在所述微控制器的读取地址的[A-1,M]位数据时,所述比较控制单元会将所述这些使用期标签的标签地址列中最小的进行更新,并将所述列标签地址列的P位的使用期标签设定为0。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于凌阳创新科技股份有限公司,未经凌阳创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810185029.6/1.html,转载请声明来源钻瓜专利网。





