[发明专利]使用处理器硬件反馈机制来选择最佳处理器性能水平的系统和方法有效
| 申请号: | 200810176927.5 | 申请日: | 2008-09-28 |
| 公开(公告)号: | CN101539799A | 公开(公告)日: | 2009-09-23 |
| 发明(设计)人: | R·J·芬格;A·阿加沃尔;S·考什克 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F1/32 | 分类号: | G06F1/32 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 柯广华;王丹昕 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 使用 处理器 硬件 反馈 机制 选择 最佳 性能 水平 系统 方法 | ||
1.一种用于选择平台上的处理器的处理器状态的系统,包括:
用于提供与当前的处理器频率、处理器状态和所述处理器的繁忙时间百分比相关的硬件反馈的部件;
用于基于处理器停滞时间信息调整所述硬件反馈并用于基于所调整硬件反馈更新所述处理器状态的部件,所述调整与更新在有效处理器状态被更新处理器状态的逻辑部件读取之前执行,
其中所述用于调整和更新的部件还包括:
用于在允许一个或多个施动者使用第一机器状态寄存器和第二机器状态寄存器的比率的计算结果之前修改所述第一机器状态寄存器的值的逻辑部件,其中所述修改运用处理器停滞时间信息。
2.如权利要求1所述的系统,其中所述用于调整和更新的部件包括所述一个或多个施动者,以便接收所述硬件反馈和处理器停滞时间信息,并基于所述硬件反馈和处理器停滞时间信息计算新的处理器频率,以及在所述处理器中启动所述新的处理器频率。
3.如权利要求2所述的系统,其中所述一个或多个施动者选自由以下组件组成的组:操作系统、处理器电路、位于处理器内部的软件代理、固件服务、嵌入式分区代理、虚拟设备代理、位于操作系统外部的软件代理以及位于所述处理器外部的电路。
4.如权利要求1所述的系统,其中所述一个或多个施动者选自由以下组件组成的组:操作系统、处理器电路、固件服务、嵌入式分区代理、虚拟设备代理、位于操作系统外部的软件代理以及位于所述处理器外部的电路。
5.如权利要求1所述的系统,其中用于更新所述处理器状态的目标性能状态P-Statetarget通过根据P-Statetarget←%Busy*P-Stateeffective来计算所述处理器的繁忙时间百分比%Busy和有效性能状态P-Stateeffective的乘积而确定,其中所述P-Stateeffective取决于处理器停滞时间信息、当前的性能状态和所述处理器的最大频率。
6.如权利要求5所述的系统,其中所述处理器的目标循环计数(C0target)通过计算下式而确定:
其中,C0i表示当前的循环计数,C0P0表示最大频率循环计数,C0stalls表示处理器停滞时间期间的循环计数,并且Perfloss是预定的可接受执行时间性能损失百分比,并且其中C0target作为IA32_APERF机器状态寄存器的修改值返回。
7.如权利要求1所述的系统,其中所述第一机器状态寄存器MSR是IA32_APERF MSR,并且所述第二机器状态寄存器是IA32_MPERF MSR,其中IA32_APERF以实际处理器频率计数,并且IA32_MPERF以最大处理器频率计数,使得IA32_APERF/IA32_MPERF的比率和所述处理器的繁忙时间百分比的乘积包括修改所述IA32_APERF之前所述处理器的有效性能状态,并且修改后的IA32_APERF寄存器基于处理器停滞时间信息而减小并导致目标性能状态较低,但在性能损失的可接受水平之内。
8.如权利要求1所述的系统,其中用于更新所述处理器状态的所述部件还包括:
用于修改第一机器状态寄存器和第二机器状态寄存器的比率的计算结果的逻辑部件,其中所述修改基于处理器停滞时间信息。
9.如权利要求1所述的系统,其中用于更新所述处理器状态的所述部件还包括:
用于在利用第一机器状态寄存器和第二机器状态寄存器的比率的计算结果之前修改所述第一机器状态寄存器的值的逻辑部件,其中所述修改运用反映处理器停滞时间信息的计数器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810176927.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:字符渲染系统
- 下一篇:电子照相用全色调色剂的制造方法





