[发明专利]地址映射方法和操作数并行的FFT处理系统无效

专利信息
申请号: 200810043696.0 申请日: 2008-08-07
公开(公告)号: CN101339546A 公开(公告)日: 2009-01-07
发明(设计)人: 周海峰;曾珠峰 申请(专利权)人: 那微微电子科技(上海)有限公司
主分类号: G06F17/14 分类号: G06F17/14
代理公司: 暂无信息 代理人: 暂无信息
地址: 201203上海市浦*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 地址 映射 方法 作数 并行 fft 处理 系统
【权利要求书】:

1、一种地址映射方法,应用于N点蝶形运算的操作数地址映射,其特征在于,所述地址映射方法包括:

步骤a:产生多个操作数各自的初次地址,其中,所述操作数以及存放所述操作数的存储器所包括的存储体的个数俱为2n

步骤b:处理步骤a产生的初次地址,生成片地址和内地址,所述片地址和内地址构成无冲突地址,其中,所述片地址为所述各存储体地址,所述内地址为所述各操作数在各存储体内的地址。

2、根据权利要求1所述的地址映射方法,其特征在于,所述步骤b包括:

使所述初次地址在2n进制下,各位依次相加,并让相加所得的和对2n取模,该模即为片地址;

抽取所述初次地址二进制下的低m-n位,形成内地址,其中,m是N-1在二进制下的位宽。

3、一种操作数并行的FFT处理系统,其特征在于,包括:

操作数存储器,用以存储N点蝶形运算的操作数,且该操作数存储器由2n个存储体构成;

旋转因子存储器,用以存储旋转因子;

地址生成器,产生旋转因子的地址,以及产生多个操作数各自的初次地址,其中,所述操作数与所述初存储体的个数相同;

去冲突映射器,接收地址生成器产生的初次地址,处理该初次地址获得无冲突地址,其中,无冲突地址包括片地址和内地址,所述片地址为所述各存储体的地址,所述内地址为操作数在各存储体内的地址。

处理器,依据所述无冲突地址自操作数存储器取得操作数,依据所述旋转因子地址自旋转因子存储器取得旋转因子,进行蝶形运算。

4、根据权利要求3所述的操作数并行的FFT处理系统,其特征在于,所述操作数并行的FFT处理系统还包括2n到2n的读选择器,及2n到2n的写选择器;其中,读选择器的输入端连接各存储体,输出端连接所述处理器的输入端,写选择器的输入端连接所述处理器的输出端,输出端连接各存储体。

5、根据权利要求3所述的操作数并行的FFT处理系统,其特征在于,所述去冲突映射器计算所述初次地址在2n进制下各位的和,并让所述和针对2n取模,该模即为片地址。

6、根据权利要求3所述的操作数并行的FFT处理系统,其特征在于,所述去冲突映射器抽取所述初次地址在二进制下的低m-n位,形成内地址,其中,m是N-1在二进制下的位宽。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于那微微电子科技(上海)有限公司,未经那微微电子科技(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810043696.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top