[发明专利]下行链路接收机比特速率处理器的结构无效

专利信息
申请号: 200780036030.6 申请日: 2007-09-25
公开(公告)号: CN101517912A 公开(公告)日: 2009-08-26
发明(设计)人: 克里希南·维什瓦纳坦;迪帕克·马修;艾瑞克·亚顿;利德温·马蒂诺;严爱国;提摩太·费雪·杰夫斯;保罗·D·克里瓦切克 申请(专利权)人: 联发科技股份有限公司
主分类号: H04B1/707 分类号: H04B1/707;H04L1/00
代理公司: 北京三友知识产权代理有限公司 代理人: 任默闻
地址: 台湾省新竹科学工*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 下行 接收机 比特 速率 处理器 结构
【说明书】:

技术领域

发明涉及无线通信系统,更具体地说,涉及在无线系统中使用的下行链路接收机比特率处理器。本发明在TDSCDMA无线系统中尤其有用,但本发明并不限于TDSCDMA系统。

背景技术

TDSCDMA(时分同步码分多址)是3G(第三代)空中接口的物理层的无线无线电标准。与采用频分双工的WCDMA和CDMA2000不同,TDSCDMA被设计为利用同步CDMA技术的时分双工/多址(TDD/TDMA)操作。

TDSCDMA结合使用多址技术及时域双工,以支持对称业务量和非对称业务量。针对上行链路业务量及下行链路业务量来变化地分配时隙,这使得TDSCDMA能够满足非对称业务量要求并支持多种用户。在TDSCDMA系统中,多址技术采用唯一代码(unique code)和时间签名(time signature)这二者来对给定小区中的用户进行区分。TDSCDMA标准定义了具有三个层的帧结构:无线帧、子帧和时隙。无线帧为10ms。子帧为5ms并被划分为七个时隙。一个时隙有四个部分:训练序列(midamble)、位于该训练序列两侧的两个数据字段、以及保护周期。接收机使用训练序列进行信道估计。

在CDMA系统中,多个用户同时接入相同的信道。通过被称为扩频码的代码来将各个用户与其它用户进行区分。然而,加入到该系统中的各个新用户产生与其它用户的干扰。在CDMA系统中,该多址接入干扰(MAI)是系统容量的限制因素。

多址接入干扰对CDMA系统中的全部用户有同样的影响。为了解决这一问题,其它系统使用诸如rake接收机的检测方案。然而,因为rake接收机在检测过程中仅考虑用户的信号信息,而没有试图辨别来自其它用户的干扰,所以rake接收机是次优的。相比之下,联合检测算法对全部用户并行地进行处理,因此包括来自其它用户的干扰信息。联合检测方案较为复杂且计算开销大。其复杂度随着代码的数量增大而呈指数增长。因为一个时隙中的用户数量限定为16,所以联合检测非常适合于TDSCDMA系统。结果,可以得到具有合理复杂度的联合检测器。

在传统通信系统中,基带接收机包括两个主要部分:内接收机(也被称作均衡器或码片速率处理器,其减轻了多径及干扰的影响)和外接收机(其执行信道解码及其它符号速率处理)。可以使用不同的方法来实现TDSCDMA基带处理器的电路,从可编程数字信号处理器到专用集成电路(ASIC)均可。可编程数字信号处理器的优点是针对不同应用较为灵活,但可能不具有足够的计算速度来实时地处理TDSCDMA信号。ASIC能够具有较高的计算速度,但对于不同的应用和不同的处理算法其灵活度有限。

因而,存在对实现高计算速度、灵活度及可编程的TDSCDMA体系结构及实现的需要。

发明内容

根据本发明的第一方面,提供了一种用于处理无线系统中的物理信道数据的比特速率处理器。所述比特速率处理器包括:前端处理器,所述前端处理器用于处理所述物理信道数据并生成经编码的传输信道数据(encodedtransport channel data);传输信道缓冲器,所述传输信道缓冲器用于存储所述经编码的传输信道数据,所述传输信道缓冲器跟在所述前端处理器中的解速率匹配操作之后;以及后端处理器,所述后端处理器用于处理来自所述传输信道缓冲器的所述经编码的传输信道数据并生成解码后的传输信道比特。

根据本发明的第二方面,提供了一种用于处理无线系统中的物理信道数据的比特速率处理器。所述比特速率处理器包括:帧缓冲器,所述帧缓冲器接收所述物理信道数据;第一级,所述第一级用于对来自所述帧缓冲器的所述物理信道数据进行解映射并提供解映射后的物理信道数据;中间帧缓冲器,所述中间帧缓冲器从所述第一级接收所述解映射后的物理信道数据;第二级,所述第二级用于处理来自所述中间帧缓冲器的所述解映射后的物理信道数据并提供经编码的传输信道数据;传输信道缓冲器,所述传输信道缓冲器用于从所述第二级接收所述经编码的传输信道数据;第三级,所述第三级用于处理来自所述传输信道缓冲器的所述经编码的传输信道数据并提供解码后的传输信道比特;以及输出缓冲器,所述输出缓冲器从所述第三级接收所述解码后的传输信道比特。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200780036030.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top