[发明专利]制造DMOS器件的方法无效
| 申请号: | 200710302134.9 | 申请日: | 2007-12-14 |
| 公开(公告)号: | CN101211789A | 公开(公告)日: | 2008-07-02 |
| 发明(设计)人: | 尹喆镇 | 申请(专利权)人: | 东部高科股份有限公司 |
| 主分类号: | H01L21/336 | 分类号: | H01L21/336 |
| 代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 刘继富;蔡胜有 |
| 地址: | 韩国*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 制造 dmos 器件 方法 | ||
技术领域
本发明涉及制造漏极扩展的金属-氧化物-半导体(DMOS)器件的方法。
背景技术
由于扩展的漏极区,DMOS器件可通过扩展DMOS器件的沟道长度而使击穿电压提高。DMOS器件常常用于电源装置中。DMOS器件可包含半导体衬底、N阱或P阱、低浓度源极/漏极区、高浓度源极/漏极区、栅极、牺牲氧化物膜、隔离物、层间介电层和接触孔。在DMOS器件的制造中,光刻胶图案用于形成与栅极对准的高浓度源极/漏极。此外,实施工艺以形成与栅极对准的硅化物区域阻挡(SAB)(silicide areablock)氧化物膜图案。覆盖处理也要求精细的光工艺,并需要实施至少两次图案形成过程。
发明内容
根据本发明的实施方案提供制造半导体器件比如DMOS器件的方法。
在一个实施方案中,一种半导体器件包括衬底,在该衬底上形成阱结构、源极区、漏极区、栅极绝缘层、和栅极。所述方法包括提供衬底和利用硅化物区域阻挡(SAB)图案作为掩模在衬底的源极区和漏极区上实施离子注入工艺。
根据该实施方案的制造DMOS器件的方法包括:在具有有源区的半导体衬底上形成栅极绝缘膜;在栅极绝缘膜上形成栅极;通过使用栅极作为掩模注入低浓度杂质离子在半导体衬底上形成低浓度源极区和低浓度漏极区;在栅极的侧面上形成隔离物;在半导体衬底上形成硅化物区域阻挡(SAB)图案,覆盖栅极和低浓度漏极区的一部分;和通过使用SAB图案作为掩模注入高浓度杂质离子在半导体衬底上形成高浓度源极区和高浓度漏极区。
以下将参考附图讨论根据本发明的一种或多种实施方案的详细说明。根据详细说明、附图和所附的权利要求,其他特征对本领域技术人员而言显而易见。
附图说明
图1~7是显示根据本发明的一个实施方案制造DMOS器件的方法。
具体实施方式
以下,将参考附图详细说明根据本发明的实施方案。只要可能,相同的结构或元件由相同的附图标记表示。
此外,当层(膜)、区域、图案或结构描述为形成在另一层(膜)、区域、图案或结构上(on)、之上(above)、上方(over)、下(below)、之下(under)或下方(beneath)时,应理解所述层(膜)、区域、图案、或结构是与另一层(膜)、区域、图案或结构直接接触,或与另一层、区域、图案或结构间接接触,在其间形成有另外的层(膜)、区域、图案或结构。
图1-7说明对应于制造DMOS器件的方法的截面图。DMOS器件可包括漏极扩展的P-MOS器件以及漏极扩展的N-MOS器件。
参考图1,提供半导体衬底10,在该半导体衬底10上形成有器件隔离区(未显示)和有源区(未显示)。通过在半导体衬底10中注入杂质离子在半导体衬底10上形成阱结构11,例如P-阱或N-阱。在一个实施方案中,半导体衬底10可以为注入P型或N型杂质离子的硅衬底。此外,在具有有源区的半导体衬底10上顺序沉积栅极绝缘膜20和栅极导电层30。
参考图2,在栅极导电层30上形成光刻胶膜(未显示)。可以曝光和显影光刻胶膜以形成光刻胶图案(未显示)。可以通过使用光刻胶图案作为蚀刻掩模来蚀刻栅极导电层30,从而形成栅极31。此外,氧化栅极31的表面以形成牺牲氧化物膜32。
参考图3,使用栅极31作为掩模在阱结构11中注入低浓度杂质离子,从而形成低浓度漏极区12和低浓度源极区14。在一个实施方案中,低浓度漏极区12可以形成为具有比低浓度源极区14的长度更长的长度。
参考图4,在所得结构上沉积隔离物绝缘层(未显示)之后,可以实施回蚀刻工艺以在栅极31的侧面上形成隔离物40。在一个实施方案中,隔离物绝缘层可包含例如由氮化物材料制成的氮化物膜。
参考图5,可以在所得结构上形成硅化物区域阻挡(SAB)氧化物膜(未显示)。此外,可以在SAB氧化物膜上涂敷光刻胶膜(未显示)。可以曝光和显影光刻胶膜以形成覆盖靠近低浓度漏极区12的栅极31的上表面的一部分和低浓度漏极区12的一部分的光刻胶图案(未显示)。此外,可以使用光刻胶图案(未显示)作为蚀刻掩模来实施蚀刻工艺以形成SAB氧化物膜图案P。SAB氧化物膜图案P覆盖靠近低浓度漏极区12的栅极31的上表面的一部分和低浓度漏极区12的一部分。在一个实施方案中,如果SAB氧化物膜图案P的长度太小,则由于低浓度漏极区12的小的长度,DMOS器件的击穿电压可能不增加。另一方面,如果SAB氧化物膜图案P太长,击穿电压可能增加,然而,半导体器件的集成性能可能变差。因此,应该适当控制SAB氧化物膜图案P的长度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东部高科股份有限公司,未经东部高科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710302134.9/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





