[发明专利]使用地址快取的序列传输接口的内存模块、序列传输控制器与控制方法无效
| 申请号: | 200710196838.2 | 申请日: | 2007-12-11 |
| 公开(公告)号: | CN101458673A | 公开(公告)日: | 2009-06-17 |
| 发明(设计)人: | 李育柱;陈文宽 | 申请(专利权)人: | 凌阳科技股份有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40 |
| 代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 任默闻 |
| 地址: | 台湾省新竹*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 使用 地址 序列 传输 接口 内存 模块 控制器 控制 方法 | ||
1.一种使用地址快取的序列传输接口的内存模块,其特征在于,该内存模块包括:
一序列并行转换器,是接收一系统芯片的一参考频率信号、一芯片使能信号以及经由复数条信号线以序列方式所传输的控制命令信号、地址信号、与数据信号,进而输出一控制命令、一地址总线信号以及一数据总线信号;
一闪存阵列,是用来储存前述数据总线信号;
一地址缓存器,是根据前述地址总线信号用以作为存取地址;
一地址累加器,当该序列传输接口的内存模块存取完数据后,该地址累加器将前述地址缓存器所储存的该存取地址累加后,进而回存至前述地址缓存器;以及
一闪存控制器,是接收前述控制命令、以及接收前述地址缓存器所储存的存取地址,用以对前述闪存阵列中的数据存取进行控制,该闪存控制器将前述闪存阵列中所读取的数据传输给该序列并行转换器或从该序列并行转换器所接收的数据储存至前述闪存阵列中;
其中,当前述序列并行转换器接收到的该控制命令信号为一般命令后,前述序列并行转换器会将该控制命令信号后续的部分位信号做为存取地址储存到前述地址缓存器中,之后前述闪存控制器开始进行数据的存取;当前述序列并行转换器接收到的该控制命令信号为特殊命令后,前述闪存控制器开始存取数据。
2.如权利要求1所述所记载的使用地址快取的序列传输接口的内存模块,其特征在于前述序列并行转换器可利用单一位进行数据传输。
3.如权利要求1所述所记载的使用地址快取的序列传输接口的内存模块,其特征在于前述序列并行转换器可利用多重位进行数据传输。
4.一种使用地址快取的序列传输接口的控制方法,该序列传输接口是由一系统芯片利用复数条信号线以序列方式传输控制命令、M位地址以及复数字节数据给一内存模块,该系统芯片在接收一存取命令后开始对内存模块进行存取动作,其特征在于,该控制方法是包含下列步骤:
检测存取地址是否有连续性,是由前述系统芯片检测该存取命令要存取前述内存模块的存取地址与存取命令前一次所存取的前述内存模块的存取地址是否有连续性,其中,当该存取地址无连续性时,前述系统芯片经由前述复数条信号线依序送出该控制命令与该M位地址后,再存取前述内存模块中的数据,且该控制命令为一般命令,当该存取地址有连续性时,前述系统芯片经由前述复数条信号线送出该控制命令后,进而直接存取前述内存模块的数据,且该控制命令为特殊命令;
前述内存模块接收前述系统芯片所送出的前述控制命令,其特征在于,
当前述内存模块所接收到的前述控制命令为前述一般命令时,该内存模块将后续接收该M位地址储存于一第一地址缓存器,进而更新前述存取地址,再根据该第一地址缓存器所储存的该存取地址去接收或传送数据给前述系统芯片;
当前述内存模块所接收到的前述控制命令为前述特殊命令时,则该内存模块直接根据前述第一地址缓存器所储存的该存取地址去接收或传送数据给前述系统芯片;以及
该序列传输接口的内存模块存取完该存取命令的数据后,将最后所存取的该存取地址累加后回存至前述第一地址缓存器。
5.如权利要求4所述所记载的使用地址快取的序列传输接口的控制方法,其特征在于前述系统芯片存取完该存取命令的数据后,将最后所存取的该存取地址储存至一第二地址缓存器,藉以在前述检测该存取地址是否具有连续性时,以该第二地址缓存器记录上一次存取的序列传输接口的内存的地址。
6.一种使用地址快取的序列传输接口的序列传输控制器,是以复数条信号线以序列方式输出控制命令信号、M位地址信号以及复数字节数据信号给一内存模块,该序列传输控制器是配置于一系统芯片中,且该系统芯片在接收一存取命令后开始对内存模块进行存取动作,其特征在于,该序列传输控制器包含:
一地址缓存器,是储存存取地址;
一数据缓存器,是用以储存暂存数据;
一地址累加器,当该序列传输控制器存取完该存取命令所欲存取的数据后,该地址累加器将前述地址缓存器所储存的存取地址进行累加后,存回至前述地址缓存器;
一地址比较器,是比较前述地址缓存器中所储存的存取地址与该序列传输控制器的存取命令目前所要存取的存取地址是否相同,进而产生一比较信号与一地址信号,其中,当该存取地址相同时,该比较信号为第一位准,否则该比较信号为第二位准;
一命令控制器,是接收前述比较信号,进而输出一控制命令信号,其中当该比较信号为第一位准时,该控制命令信号为特殊命令,而当该比较信号为第二位准时,该控制命令信号为一般命令;以及
一序列并行转换器,是根据前述控制命令信号输出一参考频率与一芯片使能信号,并将前述控制命令信号与前述地址比较器所输出的该地址信号转换成序列信号后输出,并将前述数据缓存器中暂存的数据转换成序列信号输出,或接收前述内存模块的序列信号后储存至前述数据缓存器中;
其中,当前述比较信号为第一位准时,前述序列并行转换器会在输出前述控制命令信号后,即开始接收或传送该数据信号;而当前述比较信号为第二位准时,前述序列并行转换器会在输出前述控制命令信号后,接着输出前述M位地址信号,才开始接收或传送该数据信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于凌阳科技股份有限公司,未经凌阳科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710196838.2/1.html,转载请声明来源钻瓜专利网。





