[发明专利]一种防止门控时钟毛刺的电路有效
| 申请号: | 200710119119.0 | 申请日: | 2007-07-16 |
| 公开(公告)号: | CN101350612A | 公开(公告)日: | 2009-01-21 |
| 发明(设计)人: | 郑晓光 | 申请(专利权)人: | 北京中电华大电子设计有限责任公司 |
| 主分类号: | H03K5/1252 | 分类号: | H03K5/1252;H03K5/1254 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 10001*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 防止 门控 时钟 毛刺 电路 | ||
1.一种防止门控时钟毛刺的电路,其特征在于利用不同的时钟边沿进行时钟切换控制,有效防止在停时钟与重新供给时钟的切换过程中出现毛刺,包括:
一个时钟正沿触发的D触发器,时钟信号作为此触发器的时钟输入,门控输入信号接此触发器的D输入端,在时钟信号的正沿,利用此D触发器对门控输入信号进行锁存,生成信号a;
一个时钟负沿触发的D触发器,时钟信号做为此触发器的时钟输入,信号a输入此触发器的D输入端,在时钟信号的负沿,利用此D触发器对信号a进行锁存,生成信号b;
一个逻辑或门,信号a和信号b经逻辑或门进行“或”操作,生成门控使能信号;
一个两路选择器,门控使能信号作为两路选择器的选通控制端,两路选择器的输出为门控后的时钟信号。
2.根据权利要求1所述的防止门控时钟毛刺的电路,其特征在于当门控输入信号变化时,信号a在时钟信号正沿发生变化,信号b在时钟信号负沿发生变化,信号a和信号b经过逻辑或门生成的门控使能信号,在时钟信号正沿变高有效,在时钟信号的负沿变低无效,门控使能信号与时钟信号变化时,消除了逻辑或门两路输入的竞争,从而使逻辑或门的输出不会产生毛刺。
3.如权利要求1所述的防止门控时钟毛刺的电路,其特征在于当门控使能信号为0时,选通时钟信号作为输出;当门控使能信号为1时,对时钟进行门控,选通固定高电平作为输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710119119.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于电子侦察的相控阵数字多波束形成器
- 下一篇:静压平衡式转子活塞泵





