[发明专利]对阻抗滞后元件的存储器矩阵的驱动有效
| 申请号: | 200680007357.6 | 申请日: | 2006-02-28 |
| 公开(公告)号: | CN101142632A | 公开(公告)日: | 2008-03-12 |
| 发明(设计)人: | 特尼斯·J·伊金克;皮埃尔·H·沃尔里;维克托·M·G·范艾科特;尼古拉斯·兰伯特;阿尔贝·W·马什曼 | 申请(专利权)人: | NXP股份有限公司 |
| 主分类号: | G11C16/02 | 分类号: | G11C16/02 |
| 代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 朱进桂 |
| 地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 阻抗 滞后 元件 存储器 矩阵 驱动 | ||
1.一种集成电路,包括:
存储器矩阵(10),包括单元行和列,每一个单元(20)包括串联连接在所述单元(20)行端子和列端子之间的阻抗滞后元件(24)和阈值元件(22),所述阻抗滞后元件(24)分别具有彼此相反极性的彼此较大和较小的滞后阈值;
驱动器电路(11、12、14),设置成在可选择的行中单元(20)的列端子和行端子之间施加电压差,以便执行读取动作、写入动作和擦除动作,在擦除动作中集体地擦除选定行的全部单元(20),用于读取和擦除动作的电压差具有与较大的滞后阈值的极性相对应的读取极性,并且用于写入动作的电压差具有与较小的滞后阈值的极性相对应的写入极性,用于对依据写入数据选定的单元进行更新。
2.根据权利要求1所述的集成电路,其中在读取动作期间电压差的标称大小实质上等于读取极性处的阈值元件(22)的第一阈值电压加上较大的滞后阈值的一半。
3.根据权利要求2所述的集成电路,其中写入极性处的阈值元件(22)的阈值电压至少等于滞后元件(24)的较小阈值电压加上滞后元件(24)的较大阈值电压的1.5倍。
4.根据权利要求2所述的集成电路,其中写入极性处的阈值元件(22)的阈值电压至少等于滞后元件(24)的较小阈值电压加上滞后元件(24)的较大阈值电压的2.5倍。
5.根据权利要求1所述的集成电路,包括:行导体(18),每一个行导体均与相应行中单元(20)的行端子相连;列导体(17),每一个列导体均与相应列中单元(20)的列端子相连;并且所述驱动器电路包括:
控制电路(11),具有控制信号(RD、ER、WR)的输出,以表示是否必须执行读取动作、擦除动作或写入动作;
列驱动器(12)电路,具有与列导体(17)的相应列导体相连的列输出,并且设置成分别在读取动作和擦除动作期间将读取列电压、擦除列电压驱动到列导体(17)上,并且设置成分别在写入动作期间将活动的和不活动的写入列电压驱动到列导体(17)的数据相关列导体上;
行驱动器电路(14),具有与行导体(18)的相应行导体相连的行输出,并且设置成分别在读取动作、擦除动作和写入动作期间将读取行电压、擦除行电压和写入行电压驱动到选定的行导体(18),其中读取行电压和读取列电压之间的差具有读取极性,并且所述差的大小在读取极性处的阈值元件(22)的第一阈值电压与阈值元件(22)的第一阈值电压加上阻抗滞后元件(24)的较大阈值电压之间,其中擦除行电压和擦除列电压之间的差具有读取极性,并且所述差的大小比阈值元件(22)的第一阈值电压加上阻抗滞后元件(24)的较大阈值大,并且写入行电压与活动的和不活动的写入列电压之间的差分别具有写入极性,并且所述差的大小分别在写入极性处的阈值元件(22)的第二阈值电压加上阻抗滞后元件(24)的较小阈值以上和在阈值元件(22)的第二阈值电压以下。
6.根据权利要求5所述的集成电路,其中行驱动器电路包含开关(76、77、78),设置成在读取动作、擦除动作和写入动作期间将未选定行的未选定行导体(18)进行电隔离。
7.根据权利要求5所述的集成电路,其中读取列电压、擦除列电压和不活动的写入列电压彼此相等,读取行电压实质上在活动的列电压和写入行电压之间的中间。
8.根据权利要求5所述的集成电路,其中行驱动器电路设置成将未选定行的行导体驱动到防止在这些行中单元电流导通的电压。
9.根据权利要求1所述的集成电路,包括行导体(18),每一个行导体均与相应行中的单元(20)的行端子相连,所述驱动器电路包括:
公共行电压源导体(702);
切换元件(79),每一个均连接在公共行电压源导体(702)和相应的行导体(18)之间;
行电压选择电路(72、74、700),具有与公共行电压导体(702)相连的输出,用于在读取动作、写入动作和擦除动作期间分别提供施加到行导体(18)上的全部行电压。
10.一种用于操作存储器矩阵(10)的方法,所述存储器矩阵包括单元行和列,每一个单元包括在单元(20)的行端子和列端子之间串联连接的阻抗滞后元件(24)和阈值元件(22),阻抗滞后元件(24)分别具有彼此相反极性的彼此较大和较小的滞后阈值,按照任意次序,所述方法包括:
在选定行中单元(20)的列端子和行端子之间施加电压差,以便执行读取动作,所述电压差具有读取极性,使得单元(20)两端的电压趋于与较大滞后阈值相对应;
在选定行中单元(20)的列端子和行端子之间施加电压差,以便执行擦除动作,在所述擦除动作中集体地对选定行的全部单元(20)进行擦除,用于擦除动作的电压差具有读取极性;
在选定行中单元(20)的列端子和行端子之间施加电压差,以便执行写入动作,用于写入动作的电压差具有与较小的滞后阈值相对应的写入极性,用于对依据写入数据选定的单元(20)进行更新。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200680007357.6/1.html,转载请声明来源钻瓜专利网。





