[实用新型]一种针对FLASH的高效图形发生装置无效

专利信息
申请号: 200620158678.3 申请日: 2006-12-01
公开(公告)号: CN201007923Y 公开(公告)日: 2008-01-16
发明(设计)人: 冯建科;张东;郭士瑞 申请(专利权)人: 北京自动测试技术研究所
主分类号: G11C29/56 分类号: G11C29/56
代理公司: 北京北新智诚知识产权代理有限公司 代理人: 陈曦
地址: 100088北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 针对 flash 高效 图形 发生 装置
【权利要求书】:

1.一种针对FLASH的高效图形发生装置,其特征在于:

所述图形发生装置包括电源管理电路、时钟发生电路、图形生成器和适配器;

所述电源管理电路、时钟发生电路分别与所述图形生成器相连接,所述图形生成器通过所述适配器连接待测试的FLASH;

所述图形生成器为数字信号处理器。

2.如权利要求1所述的高效图形发生装置,其特征在于:

所述数字信号处理器内部固化有算法图形发生模块,所述模块通过预定算法生成测试图形,并将其按时序发送到被测FLASH中形成测试用激励相量。

3.如权利要求1所述的高效图形发生装置,其特征在于:

所述数字信号处理器调整其内部的地址分配,将每个引脚都配置为算法图形产生引脚。

4.如权利要求1所述的高效图形发生装置,其特征在于:

所述电源管理电路由两个DC-DC芯片TPS54310和电源管理芯片TL7705B/SO组成,其中两个TPS54310芯片并联,其输出端接TL7705B/SO芯片的RESIN引脚。

5.如权利要求1所述的高效图形发生装置,其特征在于:

所述时钟发生电路由两个时钟乘法器芯片ICS512组成,分别输出ECLKIN和CORE CLOCK时钟信号。

6.如权利要求1或5所述的高效图形发生装置,其特征在于:

所述时钟发生电路与所述数字信号处理器相结合,针对FLASH的工作速率调节测试图形发生速率。

7.如权利要求1所述的高效图形发生装置,其特征在于:

所述适配器为与NAND型FLASH相配合的适配器。

8.如权利要求1所述的高效图形发生装置,其特征在于:

所述适配器为与NOR型FLASH相配合的适配器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京自动测试技术研究所,未经北京自动测试技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200620158678.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top