[实用新型]内存式学习器的主控器无效
| 申请号: | 200620054998.4 | 申请日: | 2006-02-17 |
| 公开(公告)号: | CN200979754Y | 公开(公告)日: | 2007-11-21 |
| 发明(设计)人: | 陈秀群 | 申请(专利权)人: | 陈秀群 |
| 主分类号: | G09B5/00 | 分类号: | G09B5/00;G09B7/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 510620广东省广州市天河区体*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 内存 学习 主控 | ||
1.一种内存式学习器的主控器,包括一主机PC;其特征在于:所述主机通过主机控口HPI,连接内存存储器。
2.根据权利要求1所述的一种内存式学习器的主控器,其特征在于:所述内存存储器包括用连接扁平线连接的传感器OV5017和微处理器DSP;所述传感器将获取的数据、图像采集量化,并输出到微处理器中,由微处理器进行储存。
3.根据权利要求2所述的一种内存式学习器的主控器,其特征在于:所述传感器OV5017的管脚A 3…0,D 7…0,与微处理器DSP的芯片TMS320C5402的管脚A1 3…0,D1 7…0直接相连;用微处理器的可擦写芯片R/W产生传感器的读写使能信号;用微处理器的下载芯片IS,产生传感器的片选信号,即只在微处理器的端口I/O空间读写;用传感器的配线套件PCLK、垂直刷新同步VSYNC产生读数据的中断信号;超链HREF作为数据有效的判断信号与主板BIO连接;传感器的时钟信号由微处理器的一个串口发送时钟CLKXO分频产生。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陈秀群,未经陈秀群许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200620054998.4/1.html,转载请声明来源钻瓜专利网。





