[发明专利]半导体芯片加载用接合带、半导体芯片的载体及包装体无效

专利信息
申请号: 02141344.4 申请日: 2002-03-29
公开(公告)号: CN1388566A 公开(公告)日: 2003-01-01
发明(设计)人: 山崎修;江部和义 申请(专利权)人: 琳得科株式会社
主分类号: H01L21/00 分类号: H01L21/00;H01L21/68
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 王以平
地址: 日本*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体 芯片 加载 接合 载体 包装
【说明书】:

技术领域

发明涉及把半导体芯片装载在引线框上时、或者在此之前保管、输送半导体芯片或自动取出等情况时使用的半导体芯片加载用接合带和薄片、半导体芯片载体及半导体芯片包装体,以及半导体芯片载体的制造方法、半导体芯片装载方法以及半导体芯片的包装方法。

背景技术 

现有的把半导体芯片装载在引线框上的技术是按照以下工序来进行的。

1.研磨半导体晶片的背面,把半导体晶片制成所希望的厚度。

2.把接合薄片贴附在半导体晶片上。

3.根据需要贴附晶片切割用粘合薄片,把半导体晶片固定于引线框上。

4.用切割机进行半导体晶片的切割。

5.根据需要展开晶片切割用粘合薄片,分离切割得到的半导体芯片。

6.提起带接合剂的半导体芯片。

7.把带接合剂的半导体芯片装载到引线框上,通过接合剂把半导体芯片粘接在引线框上。

但是,根据上述工序的半导体芯片的装载方法中,对于在切割时产生切口或裂缝等的次品半导体芯片也贴附在接合薄片上,所以造成成品率低,接合薄片使用浪费。尤其是接合薄片的接合剂为导电性制品,例如在接合剂中含有大量Ag粉末等贵金属时,造成很大的成本浪费。

发明内容

本发明就是鉴于这种实际状况,目的在于提供能够提高带接合剂半导体芯片的成品率,防止接合剂使用浪费的半导体芯片加载用接合带和薄片。还有,本发明的目的还在于提供使用该半导体芯片加载用接合带或薄片的半导体芯片载体及其制造方法、半导体芯片装载方法、半导体芯片包装体,以及半导体芯片的包装方法。

为达到上述目的,本发明的半导体芯片加载用接合带的特征在于:在带状基材上,粘接半导体芯片的接合剂部分以需要粘接的半导体芯片大致同一的形状或者比需要粘接的半导体芯片稍微大的形状,在所述基材的纵向断续性地形成数个,构成所述接合剂部分的接合剂显示阶段的接合性(方案1)。

该半导体芯片加载用接合带可以是卷绕的卷收体,此时半导体芯片加载用接合带的表面上可以贴附剥离薄膜。

表示阶段性接合性的接合剂可以是具备有显示粘合性(可剥离的接合性)的阶段和显示接合性的阶段的接合剂(所谓粘接合剂),也可以是即使在常态不显示粘合性和接合性,但可以通过例如热、压力等诱发来阶段性地显示粘合性和接合性的接合剂。随着接合剂层的接合剂显示阶段性接合性,可以有效率地进行向半导体芯片的贴附,及向引线框的假粘接和正式粘接。

在上述发明(方案1)中,所述的带状基材的两端部位上可以有粘接(这里的“粘接”包含粘合和贴附的概念)覆盖材料的第二个接合剂部分以不接触于粘接所述的半导体芯片的接合剂部分的状态形成(方案2)。

本发明的半导体芯片加载用接合薄片的特征在于:在薄片状基材上,粘接半导体芯片的接合剂部分以与需要粘接的半导体芯片大致同一的形状或者比需要粘接的半导体芯片稍微大一点的形状形成数个,构成所述接合剂部分的接合剂显示阶段性接合性(方案3)。

本发明的半导体芯片载体是在上述发明(方案1、2)的半导体芯片加载用接合带的接合剂部分、或上述发明(方案3)的半导体芯片加载用接合薄片的接合剂部分贴附半导体芯片(方案4、5)。

本发明的半导体芯片载体的制造方法的特征在于:把上述发明(方案1、2)的半导体芯片加载用接合带在纵向移动,同时顺次连续贴附所述的半导体芯片加载用接合带的接合剂部分和以规定间隔排列的半导体芯片(方案6)。

本发明的半导体芯片装载方法的特征在于:把半导体芯片与接合剂部分一起从上述发明(方案4、5)的半导体芯片载体的基材上提起,通过所述的接合剂部分,把所述的半导体芯片粘接在引线框上(方案7)。

本发明的第一个半导体芯片包装体是,把上述发明(方案4)的半导体芯片载体和在纵向断续地形成数个芯片容纳部的长胶片状覆盖材料粘接成,所述的半导体芯片载体上的半导体芯片被容纳在所述的覆盖材料的芯片容纳部里(方案8),本发明的第二个半导体芯片包装体是,把上述发明(方案5)的半导体芯片载体和形成数个芯片容纳部的托盘状覆盖材料粘接成,所述半导体芯片载体上的半导体芯片被容纳在所述的覆盖材料的芯片容纳部(方案9)。这里,所说的“粘接”含有粘合、贴附以及融着的概念。

本发明的半导体芯片的包装方法的特征在于:把上述发明(方案4)的半导体芯片载体和在纵向断续性形成数个芯片容纳部的带状覆盖材料边粘接边卷绕成,所述半导体芯片载体上的半导体芯片被容纳在所述的覆盖材料的芯片容纳部里(方案10)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于琳得科株式会社,未经琳得科株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/02141344.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top