[实用新型]无线加密芯片组无效
申请号: | 00236246.5 | 申请日: | 2000-06-07 |
公开(公告)号: | CN2437083Y | 公开(公告)日: | 2001-06-27 |
发明(设计)人: | 林学优 | 申请(专利权)人: | 林学优 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518040 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 无线 加密 芯片组 | ||
1、一种无线加密芯片组,包括有加密芯片CPU1、串/并USB转换模板CPU2、无线发射/接收模板CPU3,其特征在于:加密芯片CPU1将40根排线信号按加密算法以一定排列顺序输到CPU2,CPU2将接到CPU1的40根加密方式数据信号分别按串口、并口、USB口协议方式传输到CPU3;所述的CPU1选用BEC738,所述的CPU2选用BEC1036,所述的CPU3选用BEC1037。
2、根据权利要求1所述的无线加密芯片组,其特征在于:上述的加密芯片CPU1的106、107脚连接有电容C12;且CPU1的86、88脚以及91、105脚分别与芯片J2的5、7脚及2、4脚相连,芯片J2的6、8脚与无线发射/接收模板CPU3的48脚相连 CPU1的7、8和9脚分别与芯片J1的3、2和5脚相连,芯片J1的4脚与CPU2的22脚相连,芯片J1的1脚与CPU3的51脚相连;CPU2的1、31脚分别与芯片J3的4、1脚相连,芯片J3的2脚与CPU1的116脚相连;CPU1的113脚与CPU3的46脚相连。
3、根据权利要求1或2所述的无线加密芯片组,其特征在于:所述的加密算法采用动态逻辑方式:X=Y+Z+K进行加密,其中X:为加密后信号代码;Y:为加密前代码;Z:为芯片组初始通电时间时、分、秒之和除d的整数部份;K:为星期与年之总和除d的整数部份;d是通过外围电路设定的值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于林学优,未经林学优许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00236246.5/1.html,转载请声明来源钻瓜专利网。