[发明专利]输出缓冲器电路无效
| 申请号: | 00120085.2 | 申请日: | 2000-05-22 |
| 公开(公告)号: | CN1279536A | 公开(公告)日: | 2001-01-10 |
| 发明(设计)人: | 铃木由秀 | 申请(专利权)人: | 三菱电机株式会社;三菱电气工程株式会社 |
| 主分类号: | H03K19/0175 | 分类号: | H03K19/0175;H03K17/16 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 叶恺东 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 输出 缓冲器 电路 | ||
1.一种输出缓冲器电路,具有成为CMOS构成的输出装置,其特征在于,包括:校正装置,配置在输出缓冲器电路的输入端子和上述输出装置之间,当输出给上述输出装置的信号从相对低的第一电位电平上升到相对高的第二电位电平时,使上述信号暂时下降,当上述信号从相对高的第二电位电平降低到相对低的第一电位电平时,使上述信号暂时上升。
2.一种输出缓冲器电路,具有成为CMOS构成的输出装置,其特征在于,包括:校正装置,配置在输出缓冲器电路的输出端子和上述输出装置之间,当上述输出装置输出的信号从相对低的第一电位电平上升到相对高的第二电位电平时,暂时提供反向偏压,来抑制输出缓冲器电路的输出信号的上升,当上述输出装置输出的信号从相对高的第二电位电平降低到相对低的第一电位电平时,暂时提供反向偏压,来抑制输出缓冲器电路的输出信号的下降。
3.根据权利要求1或2所述的输出缓冲器电路,其特征在于,上述校正装置具有第一调整装置,用于调整使输出给上述输出装置的信号暂时下降或者上升的定时,或者,调整抑制输出缓冲器电路的输出信号的上升或下降的定时。
4.一种输出缓冲器电路,具有成为CMOS构成的输出装置,其特征在于,包括:校正装置,通过与上述输出装置的输出信号的上升或下降相对应的定时,来使输出给上述输出装置的信号暂时上升或者下降。
5.根据权利要求1、2或4所述的输出缓冲器电路,其特征在于,上述校正装置进一步具有第二调整装置,用于调整使输出给上述输出装置的信号暂时下降或上升的时间长度,或者,调整抑制输出缓冲器电路的输出信号的上升或下降的时间长度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社;三菱电气工程株式会社,未经三菱电机株式会社;三菱电气工程株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/00120085.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:包装纸及纸制容器
- 下一篇:具有增加的模量和提高了的热致可剥性的涂层光纤





