[发明专利]一种基于Cache的多核DSP并行编程优化方法在审

专利信息
申请号: 202211493303.2 申请日: 2022-11-25
公开(公告)号: CN115718750A 公开(公告)日: 2023-02-28
发明(设计)人: 刘慧婕;张楠;李岩;李鑫;章飚;曾永红 申请(专利权)人: 天津津航计算技术研究所
主分类号: G06F16/23 分类号: G06F16/23;G06F16/2453;G06F16/25;G06F18/214
代理公司: 中国兵器工业集团公司专利中心 11011 代理人: 刘瑞东
地址: 300308 天津*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于Cache的多核DSP并行编程优化方法,属于多核处理器领域。本发明分析多种并行算法包括的运算次数和循环次数,并尝试设定不同的Cache大小,运行既定的并行算法程序,得到运行时间;记录多种并行算法的运算次数及循环次数,以及运行时间最短的五次Cache大小的设定,将运行时间、运算次数和循环次数作为参数,Cache大小的设定作为查询结果存为一条数据,计算并行化改造后的算法的运算次数及循环次数,在数据库中进行相应的搜索;根据搜索结果进行Cache大小的设定。本发明随着数据库数据的不断增加,Cache大小设定的最优值也越来越准确。
搜索关键词: 一种 基于 cache 多核 dsp 并行 编程 优化 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202211493303.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top