[发明专利]提高数据传输效率的行缓存器在审
申请号: | 201911178794.X | 申请日: | 2019-11-27 |
公开(公告)号: | CN110991609A | 公开(公告)日: | 2020-04-10 |
发明(设计)人: | 刘杰;刘强 | 申请(专利权)人: | 天津大学 |
主分类号: | G06N3/04 | 分类号: | G06N3/04;G06N3/063;G06T1/60 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 本发明涉及卷积神经网络硬件加速领域,为提出一种优化的LineBuffer结构。优化后的LineBuffer结构能够完全消除无效数据传输时间,提高LineBuffer结构的数据传输效率,从而降低卷积计算延时。并且,该优化方案适用于任意卷积核大小的情况。为此,本发明采取的技术方案是,提高数据传输效率的行缓存器,进行卷积神经网络运算的芯片中,设置有单独的存储单元,对于卷积核大小为K×K,选择步长为1,对于H×W大小的图像,将像素值图像的第(W‑K+2)~W列数据存储到所述单独的存储单元进行缓存。本发明主要应用于集成电路设计制造场合。 | ||
搜索关键词: | 提高 数据传输 效率 缓存 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911178794.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种FPC柔性电路板的加工输送装置
- 下一篇:一种电力工程建设用电杆矫正装置